1. ЗАДАНИЕ НА КУРСОВОЙ ПРОЕКТ

Save this PDF as:
 WORD  PNG  TXT  JPG

Размер: px
Начинать показ со страницы:

Download "1. ЗАДАНИЕ НА КУРСОВОЙ ПРОЕКТ"

Транскрипт

1 ВВЕДЕНИЕ Выполнение курсового проекта рассчитано на закрепление студентом прослушанного курса «Вычислительная техника», получение опыта и практического навыка для решения разнообразных инженерных задач. В курсовом проекте рассматривается разработка операционного устройства, выполняющего операцию умножения с младших разрядов множителя со сдвигом суммы частных произведений вправо двух восьмиразрядных двоичных чисел, представленных в форме фиксированной запятой после двух старших разрядов, используя автомат Мура в качестве управляющего автомата. 3

2 . ЗАДАНИЕ НА КУРСОВОЙ ПРОЕКТ Разработать операционное устройство, предназначенное для выполнения операции деления со старших разрядов делимого и сдвигом делителя вправо двух восьмиразрядных двоичных чисел, представленных в форме фиксированной запятой, запятая фиксируется после двух старших разрядов. В процессе разработки МУ выполнить следующее:.. Составить блок-схему, иллюстрирующую заданный вариантом алгоритм... Составить граф операционного устройства..3. Разработать управляющий автомат..3.. Закодировать управляющий автомат и вывести систему логических функций, описывающих его работу..3.. Составить функциональную схему управляющего автомата..4. Разработать операционный автомат..4.. Составить функциональную схему операционного автомата..5. Проверить надежность работы операционного устройства на тестовом примере. 4

3 . РАЗРАБОТКА АЛГОРИТМА Вычисление начинается с записи исходных данных и установки вспомогательных значений. Для хранения операндов мы записываем их значения в 8-ми разрядные регистры сдвига, для хранения результата 6-ти разрядный. Далее следует достаточно простая проверка: если рассматриваемый бит множителя, начиная с младших разрядов, хранит единицу, то вычитается посчитанная предыдущими вычислениями частная сумма и значение множимого сдвинутого соответственно значению счетчика. После происходит сдвиг счетчика и делимого. Операции описанный выше выполняются 8 раз (обрабатывается все биты делимого), и в конце вычислений будет сформирован окончательный результат. Блок-схема соответствующая реализуемому алгоритму приведена на рисунке. 5

4 Начало Запись множителя Установка счетчика Запись множимого Проверка i-го бита множителя Суммирование частных сумм Сдвиг счетчика, побитовый сдвиг множителя Присваивание регистру значения частных сумм обновленного значения Проверка значения счетчика Вывод сигнала окончания работы Конец Рисунок. Блок-схема алгоритма 6

5 3. РАЗРАБОТКА УПРАВЛЯЮЩЕГО АВТОМАТА Управляющий автомат предназначен для выработки управляющих функциональных сигналов. Разработка управляющего автомата состоит из следующих этапов: - разметка блок-схемы (для автомата Мура, размеченная блок-схема представлена в приложении А); - составления графа автомата (граф приведен в приложении Б) - составление таблицы переходов (таблица ); - кодировка (таблицы кодирования входных сигналов, состояний и закодированная таблица состояний представлены в приложении В); - определение логических функций, описывающих работу автомата. Таблица. Таблица переходов a a a a 3 a 4 a 5 a 6 a 7 a a a 3 a 5 a 5 a 6 x a a a a 3 a 4 a 5 a 6 x a a a a 3 x a 5 a 6 a 5 a a a a 3 x a 5 a 6 a 4 a a a a 3 x a 5 a 6 a 7 a Результатом разработки управляющего автомата стала система логических функций, описывающих роботу алгоритма. ) ( ) ( ) ( D D D = = = Функциональная схема управляющего автомата представлена в приложении Г. 7

6 4. РАЗРАБОТКА ОПЕРАЦИОННОГО АВТОМАТА Операционный автомат, предназначенный для формирования входных сигналов управляющего автомата, а также выполнять операции, задаваемые управляющим автоматом. Связь между операционным и управляющим автомата осуществляется путем кодированием сигналов ОУ шифратором ( на схеме обозначенным СD - соder) и декодированием сигналов АУ дешифратором ( на схеме обозначенным DC - decoder). Сигналы «условий» вырабатываются при помощи элементов логики. Регистры сдвига, где хранятся данные и результат, обозначены на схеме «RG». Двоичный сумматор, запоминающий промежуточный результат, обозначенный «BIN SUMMER», производит операцию суммирования множимого и просуммированных ранее частных сумм. Принцип его работы достаточно прост и эффективен на входы попарно подаются значения соответствующих разрядов множимого и частных сумм. Используя элементы логики, рассматриваются все возможные комбинации, при чем, учитывается также переполнения разряда и как следствие перенос значения в старший разряд (все комбинации представлены в таблице ), как следствие определяется результирующее значение. Результирующее значение записывается во встроенный регистр. 8

7 Таблица. Комбинации входных сигналов сумматора, выходы и внутренние сигналы. X X X 3 F P X и X - суммирующие биты. X 3 сигнал переполнения. F результат битового сложения с учетом переполнения младшего разряда. Р сигнал переполнения, учитывающийся при сложении старшего разряда. По вышеуказанной таблицы истинности составленные карты Карно для результирующего бита и сигнала переполнения бита соответственно в таблице 3 и в таблице 4. Таблица 3. Карта Карно результирующего бита x x x x x x x x x 3 x 3 F = x x x3 xx x3 xx x3 x x x3 9

8 Таблица 4. Карта Карно сигнала переполнения x x x x x x x x x 3 x 3 P = x x 3 xx3 xx Функциональная схема двоичного сумматора для одной пары суммирующих битов приведена на рисунке (схема сокращена из-за ее больших габаритов, а также из-за того, что для любой пары набор и подключение элементов логики будет одинаков). Функциональная схема двоичного сумматора Рисунок. Функциональная схема операционного автомата приведена в приложении Д.

9 5. ПРОВЕРКА РАБОТЫ ОПЕРАЦИОННОГО УСТРОЙСТВА НА ТЕСТОВОМ ПРИМЕРЕ Проверим разработанное операционное устройство, пошагово «прогнав» алгоритм. Шагом является такт опорной частоты. В таблице 4 приведены начальные значения. Начальные значения разряда делимое делитель счетчик 5 х х х 4 х х х 3 х х х х х х х х х х х х 9 х х х 8 х х х Таблица 4. Изначально все устройства находятся в неактивном состоянии из-за запрещающего сигнала «нулевого» состояния автомата. При любом ином состо янии автомата значение сигнала меняется на.. Загрузка множителя. Установка счетчика 3. Загрузка множимого

10 4. При значении бита, хранящегося в разряде i (при первом проходе i=), равному, выполняется суммирование ( подается сигнал, который разрешает встроенному в сумматор регистру «запомнить» значение на его входе) 5. Подается сигнал сдвига счетчика и множимого и множителя (на схеме это «ножки» С) 6. В регистр хранения результата записывается значение, хранимое во встроенном регистре сумматора. 7. При условии, что счетчик не «вернулся» в первоначальное значение, пункты 4-6 повторятся, в ином случаем следует сигнал об окончании работы. Так как только первый бит делимого равен, запись суммы произойдет только раз. Таким образом, в регистре результата останется только первое его значение -.

11 ЗАКЛЮЧЕНИЕ В ходе выполнения курсового проекта мы закрепили теоретические знаний в области теории автоматов и получили практические навыки самостоятельного решения инженерных задач, связанных с построением автоматных моделей вычислительных устройств. Результатом курсового является спроектированное операционное устройство, на основе автомата Мура, взятого в качестве управляющего авто мата, и, разработанный на элементах логики, операционный автомат. Поставленную задачи курсового проекта, так же можно было реализовать на микросхемах с экономией средств при изготовлении спроектированных схем, однако преимуществом способа, выведенного в ходе выполнения курсового, является возможность изготовления схем в любом пригодном для этого месте при наличии необходим компонентов, в отличии от микросхем, программирование которых выполняется при помощи специальных устройств. 3

12 ЛИТЕРАТУРА. Б. М. Каган Электронные вычислительные машины и системы. - М.: Энергоатомиздат, 99 г. 4

13 Приложение А Начало A Запись множителя A Установка счетчика Запись множимого A A3 A4 Проверка i-го бита множителя Суммирование частных сумм Сдвиг счетчика, побитовый сдвиг множителя A5 Присваивание регистру значения частных сумм обновленного значения A6 Проверка значения счетчика Вывод сигнала окончания работы A7 Конец A 5

14 Приложение Б A A A A3 A4 A5 A6 A7 6

15 Приложение В Кодировка сост ояний a a a a 3 a 4 a 5 a 6 a 7 Кодировка условий Закодированная табл ица переходов x x x x x 7

16 Приложение Г 8

17 Приложение Д 9

Курс «Подготовка к ГИА-9 по информатике» Лекция 4

Курс «Подготовка к ГИА-9 по информатике» Лекция 4 Курс «Подготовка к ГИА-9 по информатике» Лекция 4 1. Как представляются в компьютере целые числа? Целые числа могут представляться в компьютере со знаком или без знака. Целые числа без знака Обычно занимают

Подробнее

Министерство образования Республики Беларусь. Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники»

Министерство образования Республики Беларусь. Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Кафедра Программного обеспечения информационных технологий А.Т.Пешков

Подробнее

Представление чисел в ЭВМ

Представление чисел в ЭВМ А. А. Вылиток Представление чисел в ЭВМ 1. Информация и данные Информация (от лат. information разъяснение, изложение) содержание (смысл) сообщения или сигнала, сведения, рассматриваемые в процессе их

Подробнее

Лабораторная работа 6 МАШИННЫЕ МЕТОДЫ УМНОЖЕНИЯ ЧИСЕЛ

Лабораторная работа 6 МАШИННЫЕ МЕТОДЫ УМНОЖЕНИЯ ЧИСЕЛ Лабораторная работа 6 МАШИННЫЕ МЕТОДЫ УМНОЖЕНИЯ ИСЕЛ ТЕОРЕТИЕСКАЯ АСТЬ. Кодирование чисел. Кодирование знака числа. Кодирование чисел позволяет заменить операцию арифметического вычитания операцией алгебраического

Подробнее

КУРСОВАЯ РАБОТА ПО ТЕОРИИ АВТОМАТОВ

КУРСОВАЯ РАБОТА ПО ТЕОРИИ АВТОМАТОВ ФЕДЕРАЛЬНОЕ АГЕНСТВО ПО ОБРАЗОВАНИЮ ГОСУДАРСТВЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ «МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ИНСТИТУТ РАДИОТЕХНИКИ, ЭЛЕКТРОНИКИ И АВТОМАТИКИ (ТЕХНИЧЕСКИЙ

Подробнее

Практическая работа N 6 АЛГОРИТМЫ СЛОЖЕНИЯ-ВЫЧИТАНИЯ С ПЛАВАЮЩЕЙ ЗАПЯТОЙ

Практическая работа N 6 АЛГОРИТМЫ СЛОЖЕНИЯ-ВЫЧИТАНИЯ С ПЛАВАЮЩЕЙ ЗАПЯТОЙ f Практическая работа N 6 АЛГОРИТМЫ СЛОЖЕНИЯ-ВЫЧИТАНИЯ С ПЛАВАЮЩЕЙ ЗАПЯТОЙ Цель работы : изучение алгоритмов сложения и вычитания чисел с плавающей запятой и способов выполнения этих операций в секционных

Подробнее

Последовательностные устройства. Триггеры

Последовательностные устройства. Триггеры Электроника и МПТ Последовательностные устройства Последовательностные устройства цифровые устройства с памятью, сигнал на выходе которых зависит от комбинации входных сигналов и от сигналов, извлеченных

Подробнее

Работа 5. Исследование регистров Теоретические сведения

Работа 5. Исследование регистров Теоретические сведения Работа 5. Исследование регистров Цель работы изучение принципов построения регистров сдвига, способов преобразования параллельного кода в последовательный и обратно, сборка схем регистров сдвига и их экспериментальное

Подробнее

СПОСОБ ДЕЛЕНИЯ ЦЕЛЫХ ДВОИЧНЫХ ЧИСЕЛ БЕЗ ОСТАТКА, НАЧИНАЯ С МЛАДШИХ РАЗРЯДОВ

СПОСОБ ДЕЛЕНИЯ ЦЕЛЫХ ДВОИЧНЫХ ЧИСЕЛ БЕЗ ОСТАТКА, НАЧИНАЯ С МЛАДШИХ РАЗРЯДОВ СПОСОБ ДЕЛЕНИЯ ЦЕЛЫХ ДВОИЧНЫХ ЧИСЕЛ БЕЗ ОСТАТКА, НАЧИНАЯ С МЛАДШИХ РАЗРЯДОВ И.П. Осинин 1. Постановка задачи Операция деления является одной из наиболее сложных арифметических операций [1]. Её выполнение

Подробнее

3. Вопросы для самопроверки (Принципы построения цифровых устройств)

3. Вопросы для самопроверки (Принципы построения цифровых устройств) 3. Вопросы для самопроверки (Принципы построения цифровых устройств) Question Таблица истинности логической операции "И" Question 2 Таблица истинности логической операции "ИЛИ" Question 3 Таблица истинности

Подробнее

1. Фон-неймановские принципы

1. Фон-неймановские принципы . Фон-неймановские принципы Наличие каких компонентов компьютера следует из формулы ? Оперативная память Процессор Анализ структуры двоичного кода содержимого ячейки

Подробнее

Логический элемент это часть электронной логичеcкой схемы, которая реализует элементарную логическую функцию.

Логический элемент это часть электронной логичеcкой схемы, которая реализует элементарную логическую функцию. 3. Элементы схемотехники. Логические схемы Цели: - познакомиться с элементами и принципами построения логических схем; - закрепить понимание основных законов алгебры логики; - учиться упрощать логические

Подробнее

Лекция 3. Логические основы ЭВМ, элементы и узлы.

Лекция 3. Логические основы ЭВМ, элементы и узлы. АРХИТЕКТУРА ЭВМ И ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ Лекция 3. Логические основы ЭВМ, элементы и узлы. Преподаватель Цвелой Владимир Андреевич ЦЕЛЬ: ИЗУЧИТЬ ОСНОВНЫЕ ОПЕРАЦИИ АЛГЕБРЫ ЛОГИКИ, ОСНОВЫ ПОСТРОЕНИЯ КОМБИНАЦИОННЫХ

Подробнее

МИНИСТЕРСТВО ТРАНСПОРТА РФ ГОСУДАРСТВЕННАЯ СЛУЖБА ГРАЖДАНСКОЙ АВИАЦИИ МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ

МИНИСТЕРСТВО ТРАНСПОРТА РФ ГОСУДАРСТВЕННАЯ СЛУЖБА ГРАЖДАНСКОЙ АВИАЦИИ МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ МИНИСТЕРСТВО ТРАНСПОРТА РФ ГОСУДАРСТВЕННАЯ СЛУЖБА ГРАЖДАНСКОЙ АВИАЦИИ МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ Кафедра вычислительных машин, комплексов, систем и сетей Курсовая

Подробнее

n q 1 a 1 a a q n A = n n q n m s 2

n q 1 a 1 a a q n A = n n q n m s 2 Лекция 5 Основы представления информации в цифровых автоматах Позиционные системы счисления Системой счисления называется совокупность приемов и правил для записи чисел цифровыми знаками. Любая предназначенная

Подробнее

Лабораторная работа 1 по курсу "Спецпроцессоры" Исследование матричных и древовидных умножителей

Лабораторная работа 1 по курсу Спецпроцессоры Исследование матричных и древовидных умножителей Лабораторная работа по курсу "Спецпроцессоры" Исследование матричных и древовидных умножителей Цель работы: Изучить схемы быстродействующих умножителей матричного и древовидного типа, рассмотреть способы

Подробнее

М Е Т О Д генерации кодов синуса+косинуса путём быстрого аппаратного вычисления.

М Е Т О Д генерации кодов синуса+косинуса путём быстрого аппаратного вычисления. М Е Т О Д генерации кодов синуса+косинуса путём быстрого аппаратного вычисления. Кияшко Владимир Анатольевич Краснодар, Россия. 0 октября 2005г. Метод основан на аппаратном вычислении за один такт тактового

Подробнее

Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники»

Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Кафедра электронных вычислительных машин И.В. Лукьянова, Ю.А.

Подробнее

Практическое занятие. Работа с десятичными разрядами

Практическое занятие. Работа с десятичными разрядами ФГОБУ ВПО "СибГУТИ" Кафедра вычислительных систем Дисциплины "ЯЗЫКИ ПРОГРАММИРОВАНИЯ" "ПРОГРАММИРОВАНИЕ" Практическое занятие Работа с десятичными разрядами Преподаватель: Доцент Кафедры ВС, к.т.н. Поляков

Подробнее

И.В. ВОРОНЦОВ ТЕОРИЯ АВТОМАТОВ. Учебное пособие для дистанционного обучения. Часть 3

И.В. ВОРОНЦОВ ТЕОРИЯ АВТОМАТОВ. Учебное пособие для дистанционного обучения. Часть 3 И.В. ВОРОНЦОВ ТЕОРИЯ АВТОМАТОВ Учебное пособие для дистанционного обучения Часть 3 Самара Самарский государственный технический университет 2011 0 МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ

Подробнее

УТВЕРЖДАЮ Председатель предметной экзаменационной комиссии А.К. Дадыкин " " марта 2013 г.

УТВЕРЖДАЮ Председатель предметной экзаменационной комиссии А.К. Дадыкин   марта 2013 г. УТВЕРЖДАЮ Председатель предметной экзаменационной комиссии А.К. Дадыкин " " марта 2013 г. Программа вступительных испытаний по учебному предмету «ОРГАНИЗАЦИЯ И ФУНКЦИОНИРОВАНИЕ ЭВМ», для лиц, имеющих общее

Подробнее

Архитектура компьютерных систем_сагитова Гульсим Кадыровна

Архитектура компьютерных систем_сагитова Гульсим Кадыровна Архитектура компьютерных систем_сагитова Гульсим Кадыровна 1Представьте восьмеричное число 0,0054 в формате с плавающей запятой 2Число представлено в двоичной системе счисления 101,01 - переведите в десятичную

Подробнее

ВОПРОСЫ к экзамену по дисциплине «Архитектура компьютеров и вычислительных систем» для студентов специальности ИСиТ (в экономике) ( уч.г.

ВОПРОСЫ к экзамену по дисциплине «Архитектура компьютеров и вычислительных систем» для студентов специальности ИСиТ (в экономике) ( уч.г. ВОПРОСЫ к экзамену по дисциплине «Архитектура компьютеров и вычислительных систем» для студентов специальности ИСиТ (в экономике) (2011-2012 уч.г.) 1. ПОНЯТИЕ АРХИТЕКТУРЫ 1. Какими взаимосвязанными компонентами

Подробнее

Проектирование двоичных счетчиков

Проектирование двоичных счетчиков Федеральное агентство по образованию Российской Федерации Ухтинский государственный технический университет Проектирование двоичных счетчиков Методические указания к выполнению курсовой работы УХТА 2007

Подробнее

Автоматизированные телевизионные системы наблюдения

Автоматизированные телевизионные системы наблюдения Министерство образования и науки Российской Федерации Федеральное агентство по образованию САНКТ-ПЕТЕРБУРГСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ИНФОРМАЦИОННЫХ ТЕХНОЛОГИЙ, МЕХАНИКИ И ОПТИКИ А.Л. Андреев Автоматизированные

Подробнее

Лабораторная работа 6 Проектирование сумматора

Лабораторная работа 6 Проектирование сумматора Лабораторная работа 6 Проектирование сумматора Цель работы: получение навыков проектирования сумматоров на уровне регистровых передач и с использованием поведенческой модели на языке описания аппаратуры.

Подробнее

II. Комбинационные логические устройства

II. Комбинационные логические устройства II. Комбинационные логические устройства Комбинационная схема логическая схема, сигнал на выходе которой определяется только уровнями сигналов на ее входах. Такой подход построения схем называется комбинационной

Подробнее

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ГОСУДАРСТВЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ «МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ИНСТИТУТ РАДИОТЕХНИКИ, ЭЛЕКТРОНИКИ И АВТОМАТИКИ (ТЕХНИЧЕСКИЙ

Подробнее

Формальная логика - операции с величинами, принимающими только два значения - "да" и "нет" ("правда" и "ложь", "1" и "0").

Формальная логика - операции с величинами, принимающими только два значения - да и нет (правда и ложь, 1 и 0). ИС - цифровая логика Формальная логика - операции с величинами, принимающими только два значения - "да" и "нет" ("правда" и "ложь", "1" и "0"). Определены три основные операции : 1) "И" (конъюнкция) y

Подробнее

МЕТОДИЧЕСКИЕ УКАЗАНИЯ по курсу: "Организация и функционирование ЭВМ и систем" Часть I Арифметические основы ЭВМ. Ростов-на-Дону 1996

МЕТОДИЧЕСКИЕ УКАЗАНИЯ по курсу: Организация и функционирование ЭВМ и систем Часть I Арифметические основы ЭВМ. Ростов-на-Дону 1996 ДОНСКОЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ Кафедра ПМ и ВТ Пономарёв ВС Красников ВВ МЕТОДИЧЕСКИЕ УКАЗАНИЯ по курсу: "Организация и функционирование ЭВМ и систем" Часть I Арифметические основы ЭВМ

Подробнее

(c) RAA. Кафедра ВТ. Курсовая работа. Начало работы Окончание работы Руководитель Допущен к защите 200

(c) RAA. Кафедра ВТ. Курсовая работа. Начало работы Окончание работы Руководитель Допущен к защите 200 ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ГОСУДАРСТВЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ «МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ИНСТИТУТ РАДИОТЕХНИКИ, ЭЛЕКТРОНИКИ И АВТОМАТИКИ (ТЕХНИЧЕСКИЙ

Подробнее

Базарова С. Б-М., Мантатов Б.В.: Сумматоры: Методические указания к лабораторной работе 2 изд., перераб. и доп. ВСГТУ. Улан-Удэ с.

Базарова С. Б-М., Мантатов Б.В.: Сумматоры: Методические указания к лабораторной работе 2 изд., перераб. и доп. ВСГТУ. Улан-Удэ с. Федеральное агентство по образованию Восточно Сибирский государственный технологический университет СУММАТОРЫ Методические указания к выполнению лабораторных работ по дисциплине «Теория проектирования

Подробнее

Лабораторные работы по курсу «Архитектура ЭВМ и систем»

Лабораторные работы по курсу «Архитектура ЭВМ и систем» Лабораторные работы по курсу «Архитектура ЭВМ и систем» История изменений Дата Версия Описание Пункты 10.09.13 5.0 2-ая работа включает дешифратор и мультиплексор 3-ая работа реализация логической функции

Подробнее

13.3. ДВОИЧНЫЕ СЧЕТЧИКИ ИМПУЛЬСОВ

13.3. ДВОИЧНЫЕ СЧЕТЧИКИ ИМПУЛЬСОВ 13.3. ДВОИЧНЫЕ СЧЕТЧИКИ ИМПУЛЬСОВ Счетчиком импульсов называют устройство, предназначенное для подсчета числа импульсов, поступающих на его вход, и хранения результата счета в виде кода. Счетчики импульсов

Подробнее

13.2. РЕГИСТРЫ. определяется типом используемых в регистре триггеров.

13.2. РЕГИСТРЫ. определяется типом используемых в регистре триггеров. 13.2. РЕГИСТРЫ Регистры это устройства, которые предназначены для приема, хранения и передачи информации, представленной в виде двоичного кода (слова). Каждому разряду двоичного кода соответствует определенный

Подробнее

Раздел 1. Вычислительные приборы и устройства. Алгоритмы и вычисления

Раздел 1. Вычислительные приборы и устройства. Алгоритмы и вычисления Раздел 1. Вычислительные приборы и устройства. Алгоритмы и вычисления Тема 1.1. Вычислительные устройства Информация, кодирование, обработка в ЭВМ Определения Компьютер (computer) это программируемое электронное

Подробнее

Лабораторная работа 15 Арифметико-логическое устройство

Лабораторная работа 15 Арифметико-логическое устройство 260 Лабораторная работа 15 1. Цель работы Освоить порядок моделирования арифметико-логического устройства с помощью программы Multisim 11.0.2. 2. Общие сведения (АЛУ) важнейшая часть процессора. Оно позволяет

Подробнее

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ГОСУДАРСТВЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ «МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ИНСТИТУТ РАДИОТЕХНИКИ, ЭЛЕКТРОНИКИ И АВТОМАТИКИ (ТЕХНИЧЕСКИЙ

Подробнее

5. Системы команд микропроцессоров и микроконтроллеров

5. Системы команд микропроцессоров и микроконтроллеров 5. Системы команд микропроцессоров и микроконтроллеров Система команд микропроцессорного устройства служит для связи между микропроцессором, аппаратурой и программным обеспечением и представляет ту часть

Подробнее

ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. триггеры, регистры, счётчики, цифровые запоминающие устройства

ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. триггеры, регистры, счётчики, цифровые запоминающие устройства ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ УСТРОЙСТВА триггеры, регистры, счётчики, цифровые запоминающие устройства Последовательностные цифровые устройства (ПЦУ) это цифровые устройства, у которых состояние выходов

Подробнее

КОДИРОВАНИЕ ЧИСЕЛ И ВЫПОЛНЕНИЕ АРИФМЕТИЧЕСКИХ ОПЕРАЦИЙ В КОМПЬЮТЕРЕ

КОДИРОВАНИЕ ЧИСЕЛ И ВЫПОЛНЕНИЕ АРИФМЕТИЧЕСКИХ ОПЕРАЦИЙ В КОМПЬЮТЕРЕ САНКТ-ПЕТЕРБУРГСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ Факультет прикладной математики - процессов управления И. А. МОИСЕЕВ КОДИРОВАНИЕ ЧИСЕЛ И ВЫПОЛНЕНИЕ АРИФМЕТИЧЕСКИХ ОПЕРАЦИЙ В КОМПЬЮТЕРЕ Учебно-методическое

Подробнее

Архитектура электронновычислительных. вычислительные системы

Архитектура электронновычислительных. вычислительные системы «Национальный открытый институт г.санкт-петербург» Рыбакова Е.А Архитектура электронновычислительных машин и вычислительные системы Методические указания к выполнению контрольной работы Рекомендовано Методической

Подробнее

Решение задач на тему «Представление чисел в компьютере» Целые числа. Представление чисел в формате с фиксированной запятой

Решение задач на тему «Представление чисел в компьютере» Целые числа. Представление чисел в формате с фиксированной запятой Решение задач на тему «Представление чисел в компьютере» Типы задач: 1. Целые числа. Представление чисел в формате с фиксированной запятой. 2. Дробные числа. Представление чисел в формате с плавающей запятой.

Подробнее

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РФ ТОМСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ УПРАВЛЕНИЯ И РАДИОЭЛЕКТРОНИКИ (ТУСУР) Кафедра телевидения и управления (ТУ)

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РФ ТОМСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ УПРАВЛЕНИЯ И РАДИОЭЛЕКТРОНИКИ (ТУСУР) Кафедра телевидения и управления (ТУ) МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РФ ТОМСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ УПРАВЛЕНИЯ И РАДИОЭЛЕКТРОНИКИ (ТУСУР) Кафедра телевидения и управления (ТУ) УТВЕРЖДАЮ Зав. кафедрой ТУ, д-р техн. наук, проф. И.Н.

Подробнее

МАТЕМАТИЧЕСКИЕ ОСНОВЫ ТЕОРИИ ПОМЕХОУСТОЙЧИВОГО КОДИРОВАНИЯ

МАТЕМАТИЧЕСКИЕ ОСНОВЫ ТЕОРИИ ПОМЕХОУСТОЙЧИВОГО КОДИРОВАНИЯ ФЕДЕРАЛЬНОЕ АГЕНТСТВО СВЯЗИ Федеральное государственное образовательное бюджетное учреждение высшего профессионального образования «САНКТ-ПЕТЕРБУРГСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ ТЕЛЕКОММУНИКАЦИЙ им.

Подробнее

Декодирование кода Голея ДЗ от Иванова часть вторая

Декодирование кода Голея ДЗ от Иванова часть вторая Декодирование кода Голея ДЗ от Иванова часть вторая Полиномы, многочлены и биты В теории кодирования принято оперировать многочленами (полиномами). В домашнем задании используется двоичный код Голея, поэтому

Подробнее

,7= =757,7.

,7= =757,7. 1. Что такое система счисления? Система счисления это совокупность приемов и правил, по которым числа записываются и читаются. Существуют позиционные и непозиционные системы счисления. В непозиционных

Подробнее

Выполнение арифметических операций в АЛУ для чисел с фиксированной запятой. Часть I. Федеральное агентство по образованию

Выполнение арифметических операций в АЛУ для чисел с фиксированной запятой. Часть I. Федеральное агентство по образованию Федеральное агентство по образованию Восточно-Сибирский государственный технологический университет Базарова С. Б-М., Чемерисюк А. С., Тулохонов Э. А., Гомбоев Е. Ш., Варфоломеев А. В.: Выполнение арифметических

Подробнее

Дисциплина «Микроэлектроника»

Дисциплина «Микроэлектроника» Дисциплина «Микроэлектроника» ТЕМА: «Цифровые микроэлектронные устройства последовательностного типа». Часть 2. Легостаев Николай Степанович, профессор кафедры «Промышленная электроника» Содержание Регистры.

Подробнее

Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники»

Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Кафедра электронно-вычислительных средств М. В. Качинский, В.

Подробнее

ГЛАВА iiiiii. Кодирование чисел и арифметика Двоичные числа i

ГЛАВА iiiiii. Кодирование чисел и арифметика Двоичные числа i 1 ГЛАВА iiiiii. Кодирование чисел и арифметика 1. Двоичные числа Однородное позиционное по основанию 2 с естественным порядком весов представление числа определяется следующим правилом: ( b 3 b 2 b 1 b

Подробнее

3. Распределение оценивания результатов обучения по видам контроля. Наименование элемента умений или знаний

3. Распределение оценивания результатов обучения по видам контроля. Наименование элемента умений или знаний 1. Общие положения Контрольно-оценочные средства (КОС) предназначены для контроля и оценки образовательных достижений обучающихся, освоивших программу учебной дисциплины Цнфровая схемотехника. КОС включают

Подробнее

Понятие о системах счисления, используемых в ЭВМ

Понятие о системах счисления, используемых в ЭВМ Понятие о системах счисления, используемых в ЭВМ Под системой счисления понимается способ представления числовых данных с помощью некоторого ограниченного алфавита символов. В вычислительной технике и

Подробнее

РАЗДЕЛ 5 РАЗРАБОТКА И ИССЛЕДОВАНИЕ УСТРОЙСТВ, РЕАЛИЗУЮЩИХ АРИФМЕТИКУ q-представлений Разработка базовых блоков арифметических устройств

РАЗДЕЛ 5 РАЗРАБОТКА И ИССЛЕДОВАНИЕ УСТРОЙСТВ, РЕАЛИЗУЮЩИХ АРИФМЕТИКУ q-представлений Разработка базовых блоков арифметических устройств 163 РАЗДЕЛ 5 РАЗРАБОТКА И ИССЛЕДОВАНИЕ УСТРОЙСТВ, РЕАЛИЗУЮЩИХ АРИФМЕТИКУ q-представлений В данном разделе рассматриваются вопросы построения устройств целочисленной арифметики, которым нет аналогов среди

Подробнее

МОСКОВСКИЙ ИНЖЕНЕРНО-ФИЗИЧЕСКИЙ ИНСТИТУТ (ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ) Кафедра «Компьютерные системы и технологии» Б.Н. Ковригин АЛГОРИТМЫ УМНОЖЕНИЯ

МОСКОВСКИЙ ИНЖЕНЕРНО-ФИЗИЧЕСКИЙ ИНСТИТУТ (ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ) Кафедра «Компьютерные системы и технологии» Б.Н. Ковригин АЛГОРИТМЫ УМНОЖЕНИЯ ОСКОВСКИЙ ИНЖЕНЕРНО-ФИЗИЧЕСКИЙ ИНСТИТУТ (ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ) Кафедра «Компьютерные системы и технологии» Б.Н. Ковригин АЛГОРИТЫ УНОЖЕНИЯ осква 2007 СОДЕРЖАНИЕ ЧЕТЫРЕ СПОСОБА УНОЖЕНИЯ... 3 1. Алгоритмы

Подробнее

Лекция 11. Синтез автоматов на D и JK триггерах

Лекция 11. Синтез автоматов на D и JK триггерах Лекция 11 Синтез автоматов на D и JK триггерах Общие понятия и определения Конечный детерминированный автомат (КДА) устройство, автоматически выполняющее определенную функцию, зависящую не только от значений

Подробнее

Вариант 1. = 1 у. Вариант 2

Вариант 1. = 1 у. Вариант 2 Вариант. Перевести десятичное число 30 в двоичный и шестнадцатеричный коды с проверкой. реализующей сложную функцию У.Разработать электрическую принципиальную = у 3. Асинхронный R-S триггер, принцип работы

Подробнее

ЛАБОРАТОРНАЯ РАБОТА 1 Способы задания и основные характеристики. сверточных кодов.

ЛАБОРАТОРНАЯ РАБОТА 1 Способы задания и основные характеристики. сверточных кодов. ЛАБОРАТОРНАЯ РАБОТА Способы задания и основные характеристики сверточных кодов Сверточные коды широко применяются в самых различных областях техники передачи и хранения информации. Наиболее наглядными

Подробнее

Галанина Ольга Владимировна https://vk.com/hariola https://www.youtube.com/channel/uc1ao53e1umtgbsb5qlklpmg ИНФОРМАТИКА

Галанина Ольга Владимировна https://vk.com/hariola https://www.youtube.com/channel/uc1ao53e1umtgbsb5qlklpmg ИНФОРМАТИКА Галанина Ольга Владимировна https://vk.com/hariola https://www.youtube.com/channel/uc1ao53e1umtgbsb5qlklpmg ИНФОРМАТИКА Системы счисления. Алгебра логики. Логические основы ЭВМ Фамилия Имя Отчество Группа

Подробнее

1. Особенности представления чисел в компьютере

1. Особенности представления чисел в компьютере Основы компьютерной арифметики План лекции 1. Особенности представления чисел в компьютере 2. Хранение в памяти целых чисел 3. Операции с целыми числами 4. Хранение в памяти вещественных чисел 5. Операции

Подробнее

- 4 - Функциональные модели устройств на языке Verilog на основе потоков данных и поведенческих конструкций

- 4 - Функциональные модели устройств на языке Verilog на основе потоков данных и поведенческих конструкций - 4 - Функциональные модели устройств на языке Verilog на основе потоков данных и поведенческих конструкций 4.1. Синтез Verilog-моделей цифровых устройств на уровне потоков данных Язык Verilog позволяет

Подробнее

КОРРЕКЦИЯ КЛАССИФИЦИРОВАННЫХ ОШИБОК ЦИКЛИЧЕСКИМИ КОДАМИ

КОРРЕКЦИЯ КЛАССИФИЦИРОВАННЫХ ОШИБОК ЦИКЛИЧЕСКИМИ КОДАМИ Д ОКЛАДЫ БГУИР 2007 АПРЕЛЬ ИЮНЬ 2 (18) УДК 621.391.(075.8) КОРРЕКЦИЯ КЛАССИФИЦИРОВАННЫХ ОШИБОК ЦИКЛИЧЕСКИМИ КОДАМИ А.В. ШКИЛЁНОК, В.К. КОНОПЕЛЬКО Белорусский государственный университет информатики и радиоэлектроники

Подробнее

Методические рекомендации:

Методические рекомендации: Решение задач на тему «Представление чисел в компьютере». Типы задач. 1. Целые числа. Представление чисел в формате с фиксированной запятой. 2. Дробные числа. Представление чисел в формате с плавающей

Подробнее

ОРГАНИЗАЦИЯ АРИФМЕТИЧЕСКОГО РАЗРЯДНО-ПАРАЛЛЕЛЬНОГО СБИС-ПРОЦЕССОРА ДЛЯ МАССОВЫХ ВЫЧИСЛЕНИЙ

ОРГАНИЗАЦИЯ АРИФМЕТИЧЕСКОГО РАЗРЯДНО-ПАРАЛЛЕЛЬНОГО СБИС-ПРОЦЕССОРА ДЛЯ МАССОВЫХ ВЫЧИСЛЕНИЙ ОРГАНИЗАЦИЯ АРИФМЕТИЧЕСКОГО РАЗРЯДНО-ПАРАЛЛЕЛЬНОГО СБИС-ПРОЦЕССОРА ДЛЯ МАССОВЫХ ВЫЧИСЛЕНИЙ В.С. Князьков, И.П. Осинин, Т.В. Волченская Вятский государственный университет Рассматривается организация мультиоперандного

Подробнее

Лекция 30. КОМБИНАЦИОННЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. План

Лекция 30. КОМБИНАЦИОННЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. План 3 Лекция 3. КОМБИНАЦИОННЫЕ ЦИФРОВЫЕ УСТРОЙСТВА План. Шифраторы, дешифраторы и преобразователи кодов.. Мультиплексоры и демультиплексоры. 3. Сумматоры.. Выводы.. Шифраторы, дешифраторы и преобразователи

Подробнее

Лекция 4. Арифметические основы компьютеров

Лекция 4. Арифметические основы компьютеров Лекция 4. Арифметические основы компьютеров 4.1. Что такое система счисления? Система счисления - это способ записи чисел с помощью заданного набора специальных знаков (цифр). Существуют позиционные и

Подробнее

СИСТЕМЫ СЧИСЛЕНИЯ. LXXXVIII (L сто, X десять, V пять, I единица), т.е. 138

СИСТЕМЫ СЧИСЛЕНИЯ. LXXXVIII (L сто, X десять, V пять, I единица), т.е. 138 СИСТЕМЫ СЧИСЛЕНИЯ Когда речь заходит о количественном измерении чего-либо, людям приходится использовать ту или иную систему счисления. Систем счисления существует множество, одни более распространены,

Подробнее

Нижегородский государственный технический университет им. Р. Е. Алексеева

Нижегородский государственный технический университет им. Р. Е. Алексеева Министерство образования и науки РФ Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования Нижегородский государственный технический университет им. Р. Е.

Подробнее

Системы счисления и внутреннее представление целых (практическое занятие )

Системы счисления и внутреннее представление целых (практическое занятие ) ФГОБУ ВПО "СибГУТИ" Кафедра вычислительных систем ОСНОВЫ ПРОГРАММИРОВАНИЯ Системы счисления и внутреннее представление целых (практическое занятие ) Преподаватель: Доцент Кафедры ВС, к.т.н. Поляков Артем

Подробнее

Естественные и технические науки, 2005 (4). ISSN

Естественные и технические науки, 2005 (4). ISSN О ПРОБЛЕМАХ СИНТЕЗА ИЗОМОРФНЫХ АВТОМАТОВ В.В. Стрижов, Вычислительный центр РАН Аннотация При синтезе автомата требуется определить такую его структуру, которая была бы оптимальна в пространстве трех параметров:

Подробнее

Глава 3 Информационно-логические основы построения вычислительных машин

Глава 3 Информационно-логические основы построения вычислительных машин Глава 3 Информационно-логические основы построения вычислительных машин Информационно-логические основы построения вычислительных машин охватывают круг вопросов, связанных с формами и системами представления

Подробнее

ПРОГРАММИРОВАНИЕ УЧЕБНОЙ НАГЛЯДНОЙ МОДЕЛИ СЛОЖЕНИЯ ДВОИЧНЫХ ЧИСЕЛ

ПРОГРАММИРОВАНИЕ УЧЕБНОЙ НАГЛЯДНОЙ МОДЕЛИ СЛОЖЕНИЯ ДВОИЧНЫХ ЧИСЕЛ ПРОГРАММИРОВАНИЕ УЧЕБНОЙ НАГЛЯДНОЙ МОДЕЛИ СЛОЖЕНИЯ ДВОИЧНЫХ ЧИСЕЛ А.А. Иванов Московский государственный институт радиотехники, электроники и автоматики (технический университет) Арифметическо-логические

Подробнее

Проектирование микропроцессора на ПЛИС

Проектирование микропроцессора на ПЛИС Проектирование микропроцессора на ПЛИС Оглавление Введение... 1 Система команд... 1 Классификация команд... 2 Структура команды... 2 Структура процессора... 3 Функционирование процессора... 7 Типы управления...

Подробнее

Организация параллельных вычислений в алгоритмах БПФ на процессоре NM6403

Организация параллельных вычислений в алгоритмах БПФ на процессоре NM6403 Организация параллельных вычислений в алгоритмах БПФ на процессоре M643 Кашкаров ВА, Мушкаев СВ НТЦ Модуль, г Москва Изучаются возможности параллельных вычислений в алгоритмах быстрого преобразования Фурье

Подробнее

«Схемотехническое проектирование средств ВТ»

«Схемотехническое проектирование средств ВТ» ДОНСКОЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ УПРАВЛЕНИЕ ДИСТАНЦИОННОГО ОБУЧЕНИЯ И ПОВЫШЕНИЯ КВАЛИФИКАЦИИ Кафедра «Информационные системы в строительстве» Сборник задач к проведению лабораторных занятий

Подробнее

Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники»

Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Министерство образования Республики Беларусь Учреждение образования «Белорусский государственный университет информатики и радиоэлектроники» Кафедра радиотехнических систем В. Н. Левкович, А. В. Мартинович

Подробнее

5.2. Умножитель знаковых целых чисел

5.2. Умножитель знаковых целых чисел Учебное 5. Примеры пособие реализации цифровых устройств на основе языка Verilog 147 5.2. Умножитель знаковых целых чисел Устройства для выполнения арифметических операций являются одиними из наиболее

Подробнее

Часть I. Перевод чисел из одной системы счисления в другую

Часть I. Перевод чисел из одной системы счисления в другую 3 Часть I. Перевод чисел из одной системы счисления в другую Теоретические положения. Современные вычислительные машины оперируют с информацией, представленной в цифровой форме. Числовые данные преобразуются

Подробнее

Лекция 15 ЦИФРОВЫЕ УСТРОЙСТВА КОМБИНАЦИОННОГО ТИПА. План

Лекция 15 ЦИФРОВЫЕ УСТРОЙСТВА КОМБИНАЦИОННОГО ТИПА. План 5 Лекция 5 ЦИФРОВЫ УСТРОЙСТВА КОМБИНАЦИОННОГО ТИПА План. Шифраторы, дешифраторы и преобразователи кодов.. Мультиплексоры и демультиплексоры.. Сумматоры.. Шифраторы, дешифраторы и преобразователи кодов

Подробнее

III. Последовательностные логические устройства (автоматы с памятью)

III. Последовательностные логические устройства (автоматы с памятью) III. Последовательностные логические устройства (автоматы с памятью) Особенностью последовательностных логических устройств яв-ляется зависимость выходного сигнала не только от действующих в настоящий

Подробнее

= 4

= 4 Коррекционная карточка 6 класс: Действия с рациональными числами (с помощью координатной прямой) 1. Построить координатную прямую, указав начало координат и единичный отрезок. Отметить на координатной

Подробнее

Лабораторная работа 4 Исследование сверточного кода

Лабораторная работа 4 Исследование сверточного кода Лабораторная работа 4 Исследование сверточного кода Цель работы: получение навыков построения сверточного кодера. Содержание: Краткие теоретические сведения... 1 Сверточные кодеры... 1 Основные параметры

Подробнее

Комбинационные и последовательные схемы

Комбинационные и последовательные схемы Федеральное агентство по образованию Государственное образовательное учреждение высшего профессионального образования Ухтинский государственный технический университет Комбинационные и последовательные

Подробнее

4 МЕТОДИКА КУРСОВОГО ПРОЕКТИРОВАНИЯ ПО ДИСЦИПЛИНЕ «АРХИТЕКТУРА КОМПЬЮТЕРОВ И ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ»

4 МЕТОДИКА КУРСОВОГО ПРОЕКТИРОВАНИЯ ПО ДИСЦИПЛИНЕ «АРХИТЕКТУРА КОМПЬЮТЕРОВ И ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ» МЕТОДИКА КУРСОВОГО ПРОЕКТИРОВАНИЯ ПО ДИСЦИПЛИНЕ «АРХИТЕКТУРА КОМПЬЮТЕРОВ И ВЫИСЛИТЕЛЬНЫХ СИСТЕМ» (на примере операции умножения). Кодирование чисел.. Кодирование знака числа. Кодирование чисел позволяет

Подробнее

Простейшие преобразователи информации

Простейшие преобразователи информации 1 Простейшие преобразователи информации Математическая логика с развитием вычислительных машин оказалась в тесной взаимосвязи с вычислительной математикой, со всеми вопросами конструирования и программирования

Подробнее

АРИФМЕТИЧЕСКИЕ ОСНОВЫ

АРИФМЕТИЧЕСКИЕ ОСНОВЫ ГЛАВА II АРИФМЕТИЧЕСКИЕ ОСНОВЫ 4. СИСТЕМЫ СЧИСЛЕНИЯ И ФОРМЫ ПРЕДСТАВЛЕНИЯ ЧИСЕЛ В МАШИНАХ Общепринятая система записи чисел позволяет любое число представить с помощью десяти различных цифр: 0, 1, 2, 3,

Подробнее

ИССЛЕДОВАНИЕ ЦИФРОВЫХ АВТОМАТОВ С ПАМЯТЬЮ

ИССЛЕДОВАНИЕ ЦИФРОВЫХ АВТОМАТОВ С ПАМЯТЬЮ 1 Министерство образования и науки Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования «Владимирский государственный университет

Подробнее

ОРГАНИЗАЦИЯ ЭВМ И СИСТЕМ

ОРГАНИЗАЦИЯ ЭВМ И СИСТЕМ МОСКОВСКИЙ АВТОМОБИЛЬНО-ДОРОЖНЫЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ (МАДИ) Т.М. АЛЕКСАНДРИДИ, Б.Н. МАТЮХИН, Е.Н. МАТЮХИНА ОРГАНИЗАЦИЯ ЭВМ И СИСТЕМ Учебное пособие Рекомендовано Учебно-методическим

Подробнее

Ãëàâà 3 Ìàòåìàòè åñêîå ìîäåëèðîâàíèå öèôðîâûõ óñòðîéñòâ

Ãëàâà 3 Ìàòåìàòè åñêîå ìîäåëèðîâàíèå öèôðîâûõ óñòðîéñòâ Ãëàâà 3 Ìàòåìàòè åñêîå ìîäåëèðîâàíèå öèôðîâûõ óñòðîéñòâ Целью моделирования цифровых устройств (ЦУ) является получение картины их логико-временного поведения при различных входных воздействиях. В настоящее

Подробнее

Понятие системы счисления

Понятие системы счисления Понятие системы счисления Для записи информации о количестве объектов используются числа. Числа записываются с использованием особых знаковых систем, которые называются системами счисления (с/с). Алфавит

Подробнее

Регистры и счетчики, их принципы построения, функционирования

Регистры и счетчики, их принципы построения, функционирования Лабораторная работа 5 Регистры и счетчики, их принципы построения, функционирования 1 Цель работы: 1.1 Ознакомление с устройством и функционированием регистров и регистровой памяти. 1.2 Изучение принципов

Подробнее

Рис. 2. Примеры микросхем дешифраторов

Рис. 2. Примеры микросхем дешифраторов Лабораторная работа 8. Дешифраторы. Часть 2. Функции дешифраторов и шифраторов понятны из их названий. Дешифратор преобразует входной двоичный код в номер выходного сигнала (дешифрирует код), а шифратор

Подробнее

Курс «Алгоритмы и алгоритмические языки» Лекция 8

Курс «Алгоритмы и алгоритмические языки» Лекция 8 Курс «Алгоритмы и алгоритмические языки» Лекция 8 1 3 Дробные двоичные числа Что такое 1011.101? 11.65 8 5 11 1 0 1 1 1 0 1 3 1 0 1 3 = = = + + + + + + Дробные двоичные числа Черное пятнышко двоичная точка

Подробнее

Пояснительная записка

Пояснительная записка Учебно-методические рекомендации. «Исследование работы устройств цифровой техники с использованием виртуального лабораторного практикума» Автор: Феоктистова Валентина Николаевна, преподаватель дисциплин

Подробнее

ОРГАНИЗАЦИЯ ЭВМ И СИСТЕМ

ОРГАНИЗАЦИЯ ЭВМ И СИСТЕМ МИНИСТЕРСТВО ОБРАЗОВАНИЯ РОССИЙСКОЙ ФЕДЕРАЦИИ Санкт-Петербургский государственный университет аэрокосмического приборостроения ОРГАНИЗАЦИЯ ЭВМ И СИСТЕМ Методические указания к курсовому проектированию

Подробнее

АППАРАТНОЕ УСКОРЕНИЕ ПРИВЕДЕНИЯ ПО МОДУЛЮ ДЛЯ АСИММЕТРИЧНОЙ КРИПТОГРАФИИ

АППАРАТНОЕ УСКОРЕНИЕ ПРИВЕДЕНИЯ ПО МОДУЛЮ ДЛЯ АСИММЕТРИЧНОЙ КРИПТОГРАФИИ УДК 004.056.55 АППАРАТНОЕ УСКОРЕНИЕ ПРИВЕДЕНИЯ ПО МОДУЛЮ ДЛЯ АСИММЕТРИЧНОЙ КРИПТОГРАФИИ Тынымбаев С.Т. к.т.н, профессор Казахский национальный исследовательский технический университет им.к.и.сатпаева

Подробнее

Приложение 1 Практикум к главе 2

Приложение 1 Практикум к главе 2 Приложение 1 Практикум к главе 2 «Представление информации в компьютере» Практическая работа к п. 2.1 Пример 2.1. Представьте в виде разложения по степеням основания числа 2466,675 10, 1011,11 2. Для десятичного

Подробнее

Тема урока: «Арифметические операции в позиционных системах счисления».

Тема урока: «Арифметические операции в позиционных системах счисления». Тема урока: «Арифметические операции в позиционных системах счисления». Форма урока: Интегрированный урок. Тип урока: Урок изучения нового материала. Изучение нового материала, обобщение и систематизация

Подробнее

Глава 2 КОМПЬЮТЕР Логические основы компьютера Логические элементы и переключательные схемы

Глава 2 КОМПЬЮТЕР Логические основы компьютера Логические элементы и переключательные схемы Глава 2 КОМПЬЮТЕР 2.1. Логические основы компьютера 2.1.1. Логические элементы и переключательные схемы В параграфе 1.6.3 описан способ представления логических формул в виде схем, в которых используются

Подробнее

Комбинационные и последовательные узлы цифровых систем.

Комбинационные и последовательные узлы цифровых систем. Казанский государственный технический университет им. А.Н. Туполева Кафедра радиоэлектронных и телекоммуникационных систем Щербакова Т.Ф., Култынов Ю.И. Комбинационные и последовательные узлы цифровых

Подробнее