ЛАБОРАТОРНАЯ РАБОТА 6. «Моделирование работы мультиплексоров и демультиплексоров в программном пакете Multisim»

Save this PDF as:
 WORD  PNG  TXT  JPG

Размер: px
Начинать показ со страницы:

Download "ЛАБОРАТОРНАЯ РАБОТА 6. «Моделирование работы мультиплексоров и демультиплексоров в программном пакете Multisim»"

Транскрипт

1 ЛАБОРАТОРНАЯ РАБОТА 6 «Моделирование работы мультиплексоров и демультиплексоров в программном пакете Multisim» 1 Цели работы: 1) Ознакомиться с принципами работы мультиплексоров и демультиплексоров; 2) Получить практические навыки в построении и контроле работоспособности мультиплексоров, демультиплексоров; 3) Изучить возможности программы National Instruments Multisim по построению и исследованию перечисленных узлов. 2 Литература: 2.1. Конспект лекций; 2.2. Хартов В. Я. Микропроцессорные системы: учебное пособие для вузов / В. Я. Хартов - М. : Академия, 2010; 2.3. Нарышкин А. К. Цифровые устройства и микропроцессоры: учеб. пособие для вузов / А. К. Нарышкин.- 2-е изд., стереотип.- М. : Академия, Вопросы для допуска к работе: 3.1 на каких логических элементах можно синтезировать шифраторы? 3.2 каким образом можно увеличить разрядность дешифратора? 3.3 какие логические элементы нужно добавить к дешифратору, чтобы получить демультиплексор? 3.4 можно ли использовать мультиплексоры для реализации логических функций? 3.5 какие функции в цифровых устройствах выполняет дешифратор? 3.6 как с помощью демультиплексора можно осуществить преобразование последовательного кода в параллельный? 3.7 как с помощью мультиплексора можно осуществить преобразование параллельного кода в последовательный? 3.8 как увеличить разрядность мультиплексора? 4. Оборудование, используемое для выполнения лабораторной работы: 1) Персональные электронно-вычислительные машины, с установкой операционной системы Windows; 2) Установленная программа для моделирования и оценки электронных схем NI Multisim. 5 Задание: 5.1 Открыть файл 6.1 (Multisim), изучить схему для испытания демультиплексора DMS (рисунок 1). 1

2 Рисунок 1 Схема демультиплексора DMS 1х8 Данный демультиплексор DMS 1х8 (из 1 в 8), показанный на рисунке имеет один информационный вход (с активным высоким G1 и низким G2 уровнями), три адресных А, В, С входа, разрешающий GL вход с активным низким уровнем и восемь Y0,Y1,, Y7 инверсных выходов, соединенных с входами логического анализатора XLA1. На вход анализатора подаются сигналы с адресных входов А, В, С. С помощью ключей А, В, С можно сформировать восемь трехразрядных двоичных адресных слов. При последовательной подаче формируемых ключами адресных слов от 111 до 000 на экран анализатора XLA1 при моделировании выводятся восьмиразрядные кодовые последовательности с одним активным (низким) уровнем. Логический анализатор отображает уровни до шестнадцати цифровых сигналов в схеме. Используется для быстрого сбора данных о логическом состоянии и расширенного временного анализа при разработке больших систем и выявлении неисправностей. Когда схема активизируется, логический анализатор записывает входные значения на своих входах. При получении сигнала переключения логический анализатор отображает данные перед переключением и после переключения. Для обеспечения медленного перемещения лучей на экране анализатора XLA1 установите параметры как показано на рисунке 2. 2

3 Рисунок 2 Установка параметров логического анализатора XLA1 Кликнув на анализатор XLA1 левой клавишей мыши два раза, задайте частоту его таймера f a = 500 Гц и число импульсов, приходящихся на одно деление, Время/Дел = 80,. Задайте код ключей 111 и щелкните мышью по кнопке «Пуск/Остановка». Кривые адресных и выходных логических сигналов будут медленно разворачиваться во времени на экране анализатора. Остановите (щелчком мыши на кнопке «Stop» (Остановка)) процесс моделирования при приближении лучей анализатора к линии разметки экрана. Повторяйте перечисленные выше операции для спадающих счетных комбинаций адресных сигналов (с 110 до 000) до тех пор, пока не будет записан процесс моделирования при адресном слове 000. Убедитесь, что для каждой комбинации адресных сигналов демультиплексор формирует логический 0 на одном из восьми выходов, номер которого соответствует определенному кодовому слову на входе, то есть демультиплексор подобен коммутатору, посредством которого поток цифровой информации разделяется на восемь выходных потоков. Если адресные входы А, В, С принять в качестве информационных входов, а вход G1 (G2) в качестве входа разрешения работы, то мультиплексор превратится в дешифратор. Зарисуйте схему и временные диаграммы входных и выходных сигналов на страницу отчета. 5.2 Открыть файл 6.2 (Multisim), изучить схему для испытания демультиплексора DMS 1х16 (рисунок 3). 3

4 Рисунок 3 Схема демультиплексора DMS 1х16 С целью автоматизации процесса моделирования к входу демультиплексора DMS подключен логический генератор ХWG1 c записанными в его ячейки памяти адресными кодами от 0000 до 1111, а для визуализации сигналов на выходах включены шестнадцать логических пробников Х1, Х2,..., Х16 и логический анализатор ХLA2. Запустите программу для моделирования демультиплексора DMS 1х16 NI Multisim. Последовательно подавайте (щелкая мышью по кнопке «Пошагово» генератора XWG1) на вход демультиплексора логические слова, начиная с комбинации 0000 адресного сигнала и заканчивая комбинацией 1111, и понаблюдайте за изменениями выходных сигналов по показаниям индикаторов и в окне анализатора XLA2. Зарисуйте схему и временные диаграммы в отчет. В исследуемой модели демультиплексора соответствующий активный выход имеет низкий логический уровень, поэтому пробник на этом выходе не светится. Так, при подаче последней кодовой комбинации 1111 на вход демультиплексора не светится пробник Х16, так как активным является выход пятнадцать. Демультиплексоры как таковые промышленностью не выпускаются, поскольку режим мультиплексирования может быть реализован как частный случай в других устройствах в дешифраторах. Зарисовать схему и временные диаграммы выходных сигналов демультиплексора DMS 1х16 в отчет. 5.3 Открыть файл 6.3 (Multisim), изучить схему для испытания мультиплексора MS 8х1 (рисунок 4). 4

5 Рисунок 4 Схема мультиплексора MS 8х1 Мультиплексор MS с разрешающим входом G осуществляет передачу сигнала с каждого информационного входа D0, D1,,D7, заданного трехразрядным кодом АВС адресом выбираемого входа, на единственный выход Y. Разрядность (3) управляющего сигнала определяет количество входов (2 3 = 8), с которых мультиплексор может принимать информацию. Если предположить, что к входам D0, D1,, D7 мультиплексора MS присоединено восемь источников цифровых сигналов генераторов последовательных двоичных слов, то байты от любого из них можно передавать на выход Y. Для иллюстрации работы мультиплексора MS запишите в ячейки памяти генератора ХWG1 произвольные восьмиразрядные кодовые слова, а с помощью ключей А, В, С сформируйте управляющий сигнал 111. Последовательно щелкая мышью по кнопке «Step» (Пошагово) генератора ХWG1 и при G = 1, поступающие на вход D7 мультиплексора байты (сигнал ) с восьмого разряда логических слов генератора ХWG1 передаются на выход Y и на вход анализатора. Если ключ А установить в нижнее положение (сформировав, тем самым, адресный код 011), то с входа D3 на выход Y мультиплексора будут поступать байты четвертого разряда логических слов, записанных в ячейки памяти генератора ХWG1, и так далее. Запишите в первые восемь ячеек памяти генератора ХWG1 произвольные восьмиразрядные кодовые слова, задайте частоту f г = 500 кгц и режим его работы «Пошагово», как показано на рисунке 5. 5

6 Рисунок 5 Установление параметров генератора слов ХWG1 Задайте частоту f а = 20 МГц таймера логического анализатора ХLA1 и количество импульсов таймера Время/Дел = 20, приходящихся на одно деление в окне параметров, кликнув на анализатор два раза левой клавишей мыши, как показано на рисунке 6. Рисунок 6 Установление параметров логического анализатора ХLA1 Установите с помощью ключей А, В, С адресный код, соответствующий вашему варианту в таблице 1, запустите программу моделирования мультиплексора. 6

7 Таблица 1 Вариант Кодовое слово Зарисуйте временные диаграммы входных сигналов D0, D1,, D7 и выходного сигнала Y мультиплексора на страницу отчета. 6 Контрольные вопросы: 6.1 Дайте определение мультиплексора? 6.2 Дайте определение демультиплексора? 6.3 Как осуществляется управление работой мультиплексора? 6.4 Сколько выходов может иметь демультиплексор, если количество адресных входов равно четырем? 6.5 Где применяются мультиплексоры, шифраторы, дешифраторы и демультиплексоры? 7

8 ПРИЛОЖЕНИЕ В цифровых вычислительных машинах имеется большая группа узлов, которая используется для выработки различных управляющих сигналов (серий управляющих импульсов), для преобразования кодов из одного вида в другой, для коммутации связей между различными узлами и так далее. Это особый вид функционально законченных узлов, которые строятся с использованием логических элементов, триггеров, регистров и счетчиков. Такие узлы могут быть выполнены в виде отдельных микросхем и применяются для построения устройств цифровой вычислительной машины. К ним можно отнести дешифраторы, шифраторы, а также устройства на их основе, такие как мультиплексоры, демультиплексоры, преобразователи кодов, распределители импульсов и другие. Комбинационной схемой называется логическая схема, реализующая однозначное соответствие между значениями выходных и входных сигналов. Для построения комбинационных схем используются логические элементы, выпускаемые в виде интегральных схем. В этот класс входят интегральные схемы шифраторов, дешифраторов, мультиплексоров, демультиплексоров, сумматоров. Преобразователи кодов служат для перевода одной формы бинарного числа (кодовой комбинации) в другую, например, преобразование двоичнодесятичного кода в семисегментный код индикатора. Входные и выходные коды преобразователей связаны между собой. Эту связь задают логическими функциями или в виде таблицы переключений. Рассмотрим наиболее распространенные в цифровой технике виды преобразователей кодов. Мультиплексор (МS) это функциональный узел, осуществляющий подключение (коммутацию) одного из нескольких входов к выходу y. Мультиплексор позволяет передавать сигнал с одного из входов на выход, при этом выбор желаемого входа осуществляется подачей соответствующей комбинации управляющих сигналов. На рисунке 1 представлена схема мультиплексора. D0 MS D1 D2 Q D3 A0 A1 C Рисунок 1 Условное изображение мультиплексора на четыре информационных входа 8

9 Аналоговые и цифровые мультиплексоры значительно различаются по принципу работы. Первые электрически соединяют выбранный вход с выходом (при этом сопротивление между ними невелико порядка единиц/десятков Ом). Вторые же не образуют прямого электрического соединения между выбранным входом и выходом, а лишь «копируют» на выход логический уровень (ноль или единица) с выбранного входа. Аналоговые мультиплексоры иногда называют ключами или коммутаторами. Мультиплексор представляет собой комбинационную схему, которая осуществляет коммутацию одного из n входных сигналов на общий выход в зависимости от значения кода адреса на адресных входах. Если число адресных входов «m», то возможна коммутация «n 2m» входов мультиплексора. Если между числом информационных входов n и числом адресных входов m действуют соотношение n = 2m, то такой мультиплексор называют полным. Если n < 2m, то мультиплексор называют неполным. Мультиплексор с четырьмя входами, выполненный в виде микросхемы, может быть использован для построения мультиплексоров с большим числом входов и для реализации простых логических функций. Мультиплексоры находят широкое применение в устройствах отображения информации в различных устройствах управления. В вычислительных устройствах они используются для записи в регистр кодов, поступающих из разных запоминающих устройств или устройств ввода. В цифровой телефонии мультиплексоры широко применяются для передачи множества телефонных разговоров по одному каналу связи, в системах автоматического управления для подачи выходных сигналов от нескольких источников к одному приемному устройству. Так как мультиплексор может пропустить на выход сигнал с любого информационного входа, адрес которого установлен на соответствующих адресных входах, то на основе мультиплексоров реализуют логические функции, подавая на информационные входы логические единицу или ноль в соответствии с таблицей переключений, а на адресные входы аргументы функции. Для реализации логической функции необходимо иметь ее таблицу истинности. Затем на адресные входы мультиплексора подать логические переменные, а на коммутируемые входы соответствующие значения логической функции. Пусть, например, необходимо реализовать на мультиплексоре следующую логическую функцию: F xy xz. В таблице 1 приведена таблица истинности этой функции и сигналы, которые необходимо подавать на входы при соответствующем наборе значений переменных. 9

10 Таблица 1 Таблица истинности мультиплексора Переменные Функция х у z F Максимальное число информационных входов мультиплексоров, выполненных в виде интегральных схем, равно 16. Если требуется построить мультиплексорное устройство с большим числом входов, можно объединить мультиплексоры в схему так называемого мультиплексорного дерева. Такое мультиплексорное дерево, построенное на четырехвходовых мультиплексорах, показано на рисунке 2. Рисунок 2 Мультиплексорное дерево, построенное на четырехвходовых мультиплексорах 10

11 Схема состоит из четырех мультиплексоров первого уровня с адресными переменными x 1, х 2 и мультиплексора второго уровня с адресными переменными x 3, x 4. Мультиплексорное устройство имеет 16 входов, разбитых на четверки, которые подключены к отдельным мультиплексорам первого уровня. Мультиплексор второго уровня, подключая к общему выходу устройства выходы отдельных мультиплексоров первого уровня, переключает четверки входов. Внутри же четверки требуемый вход выбирается мультиплексором первого уровня. По такой схеме, используя восьмивходовые мультиплексоры, можно построить мультиплексорное устройство, имеющее 64 входа. В первом и втором уровнях мультиплексорного дерева можно использовать мультиплексоры с разным числом входов. Мультиплексорные деревья могут использоваться не только для переключения каналов, но и для синтеза логических функций. Демультиплексор (DMS) выполняет функцию, обратную функции мультиплексора, т.е. производит коммутацию одного входного сигнала на 2 n выходов, где n число адресных входов х i. Он осуществляет преобразование информации из последовательной формы (последовательно-параллельной) в параллельную. Демультиплексор имеет один информационный вход D и несколько выходов, причем вход подключается к выходу y i, имеющему заданный адрес. В качестве примера на рисунке 3 дано условное графическое обозначение демультиплексора, имеющего четыре выхода, закон функционирования которого задан в таблице 2. D DM Y0 Y1 Y2 A0 Y3 A1 Рисунок 3 Условное обозначение демультиплексора на четыре выхода Таблица 2 Таблица истинности демультиплексора D А0 А1 Y0 Y1 Y2 Y Пользуясь таблицей 2 можно записать переключательные функции для выхода устройства: 11

12 Y 0 = DА 0 А 1 (2.1) Y 1 = DА 0 А 1 (2.2) Y 2 = DА 0 А 1 (2.3) Y 3 = DА 0 А 1 (2.4) Функциональная схема демультиплексора, реализующая эти выражения, приведена на рисунке 4. Рисунок 4 Функциональная схема демультиплексора Состоят демультиплексоры из дешифратора, управляемого адресом, и конъюнкторов, управляемых информационным сигналом и выходами дешифратора. Демультиплексоры используются в системах централизованного оповещения подчиненных и абонентов, а также в линиях связи с временным разделением каналов между постоянными адресатами. Если между числом выходов и числом адресных входов действует соотношение n = 2 m для двоичных демультиплексоров или n = 3 m для троичных демультиплексоров, то такой демультиплексор называют полным. Если n < 2 m для двоичных демультиплексоров или n < 3 m для троичных демультиплексоров, то демультиплексор называют неполным. Функции демультиплексоров сходны с функциями дешифраторов. Дешифратор можно рассматривать как демультиплексор, у которого информационный вход поддерживает напряжение выходов в активном состоянии, а адресные входы выполняют роль входов дешифратора. При необходимости иметь большое число выходов может быть построено демультиплексорное дерево. На рисунке 5 показано такое дерево, построенное на демультиплексорах с четырьмя выходами. Демультиплексор первого уровня подключает вход D к определенному демультиплексору второго уровня, демультиплексоры второго уровня выбирают нужный выход, куда и передается сигнал с входа D. 12

13 Рисунок 5 Демультиплексорное дерево, построенное на демультиплексорах с четырьмя выходами Объединяя мультиплексор с демультиплексором, можно построить устройство, в котором по заданным адресам один из входов подключается к одному из выходов, как показано на рисунке 6. Таким образом, может быть выполнена любая комбинация соединений входов с выходами. Рисунок 6 Объединение мультиплексора с демультиплексором Если общее число выходов разрабатываемого устройства превышает имеющиеся в выпускаемых интегральных микросхемах, то используют параллельное подключение нескольких схем. Дешифратором (DC) или декодером называется комбинационная схема с несколькими входами и выходами, которая преобразует двоичный код, подаваемый на входы, в сигнал на одном из его выходов. Существуют следующие классификации дешифраторов: 1) по способу структурной организации: 13

14 - одноступенчатые (наиболее быстродействующие, но их реализация при значительной разрядности входного слова затруднена, поскольку требует применения логических элементов с большим числом входов и сопровождается большой нагрузкой на источники входных сигналов); - многоступенчатые (применяются с целью сокращения затрат оборудования при организации дешифраторов с большим числом выходов); 2) по формату входного кода: - двоичные; - двоично-десятичные; 3) по разрядности дешифруемого кода: - двухразрядные; - трехразрядные; 4) по форме подачи входного кода: - с однофазными входами; - с парафазными входами; 5) по типу используемых логических элементов: - И-НЕ; - ИЛИ-НЕ; - И-ИЛИ-НЕ. В общем случае дешифратор с «n» входами может иметь до 2n выходов, которые обычно нумеруются десятичными цифрами, эквивалентными значениям двоичных кодов. Каждой комбинации логических сигналов на входах будет соответствовать активный уровень на одном из выходов. Обычно n равно двум, трем или четырем. Из n-разрядного кода можно получить 2 n кодовых комбинаций и, следовательно, у дешифратора должно быть m=2 n выходов. Такой дешифратор называется полным. В случае, когда m < 2 n неполным. На рисунке 7 изображен дешифратор с n = 3, активным уровнем является уровень логического нуля. Рисунок 7 Дешифратор с тремя входами На входы х 0, х 1 и х 2 можно подать восемь различных комбинаций сигналов. Схема имеет восемь выходов, на одном из которых формируется низкий потенциал, на остальных высокий. Номер этого единственного 14

15 выхода, на котором формируется активный уровень, выражается комбинацией сигналов на входах в двоичном коде. Например, если на входы подана комбинация 011, то из восьми выходов микросхемы на выходе с номером N = 3 установится нулевой уровень сигнала. Помимо информационных входов х 0, х 1 и х 2 дешифраторы обычно имеют дополнительные входы управления Е. Сигналы на этих входах, например, разрешают функционирование дешифратора или переводят его в пассивное состояние, при котором, независимо от сигналов на информационных входах, на всех выходах установится уровень логической единицы. Можно сказать, что существует некоторая функция разрешения, значение которой определяется состояниями управляющих входов. Разрешающий вход может быть прямым или инверсным. У дешифраторов с прямым разрешающим входом активным уровнем является уровень логической единицы, у дешифраторов с инверсным входом уровень логического нуля. На рисунке 7 представлен дешифратор с одним инверсным входом управления. У дешифраторов с несколькими входами управления функция разрешения, как правило, представляет собой логическое произведение всех разрешающих сигналов управления. Обычно входы управления используют для каскадирования (увеличения разрядности) дешифраторов или при параллельной работе нескольких схем на общие выходные линии. Дешифратор может быть использован и как демультиплексор логический коммутатор, подключающий входной сигнал к одному из выходов. В этом случае функцию информационного входа выполняет один из входов разрешения, а состояние входов х 0, х 1 и х 2 задает номер выхода, на который передается сигнал с входа разрешения. Дешифраторы в цифровой вычислительной машине используются в следующих случаях: - для формирования управляющих сигналов в зависимости от значения входного кода; - для расшифровки кода операции выполняемых команд; - для декодирования адреса ячеек оперативной или постоянной памяти; - в преобразователях информации «аналог-код» и так далее. Шифратор (CD) или кодер выполняет функцию, обратную функции дешифратора. Шифратор преобразует сигнал на одном из его входов в двоичный код на выходах. Условное изображение шифратора 16х4 (16 в 4) показано на рисунке 8. 15

16 Рисунок 8 Шифратор с 16 входами и 4 выходами Классический шифратор имеет n входов и m выходов (m < n), и при подаче сигнала 1 на один из входов (и не более) на выходе кодера появляется двоичный код номера возбужденного выхода. Если количество входов настолько велико, что в шифраторе используются все возможные комбинации сигналов на выходе, то такой шифратор называется полным, если не все, то неполным. Число входов и выходов такого шифратора связано соотношением n = 2 m. Троичный шифратор выполняет логическую функцию преобразования n-го однозначного (одноединичного или однонулевого) кода в троичный. При подаче сигнала («1» в одноединичном коде или «0» в однонулевом коде) на один из n входов на выходе появляется троичный код номера активного входа. Число входов и выходов в полном троичном шифраторе связано соотношением n = 3 m. Приоритетный шифратор отличается от шифратора наличием дополнительной логической схемы выделения активного уровня старшего входа для обеспечения условия работоспособности шифратора (только один уровень на входе активный). Уровни сигналов на остальных входах схемой игнорируются. Уравнения, описывающие работу шифратора, записываются из таблицы, в которой каждому из входов присваивается цифровой код. Логические функции, составляющие уравнения, представляют собой зависимости соответствующего разряда кода от переменных, в качестве которых принимаются соответствующие обозначения входов. Сегодня для шифрования данных наиболее широко применяют три вида шифраторов: аппаратные, программно-аппаратные и программные. Их основное различие заключается не только в способе реализации шифрования и степени надёжности защиты данных, но и в цене, что часто становится для пользователей определяющим фактором. Самые дешёвые устройства шифрования программные, затем идут программно-аппаратные средства и, наконец, самые дорогостоящие аппаратные. Несмотря на то, что цена аппаратных шифраторов существенно выше программных, разница в цене несравнима со значительным повышением качества защиты информации. 16

17 Области использования шифраторов отображение в виде двоичного кода номера нажатой кнопки или положения многопозиционного переключателя, а также номера устройства, подавшего сигнал на обслуживание в микропроцессорных системах. Шифратор может быть использован как мультиплексор. 17

ЛАБОРАТОРНАЯ РАБОТА 4. 1 Цель работы: 1.1 Ознакомление с основными характеристиками интегральных преобразователей кодов: дешифраторов, шифратораторов.

ЛАБОРАТОРНАЯ РАБОТА 4. 1 Цель работы: 1.1 Ознакомление с основными характеристиками интегральных преобразователей кодов: дешифраторов, шифратораторов. ЛАБОРАТОРНАЯ РАБОТА 4 «Исследование работы Шифраторов и Дешифраторов» 1 Цель работы: 1.1 Ознакомление с основными характеристиками интегральных преобразователей кодов: дешифраторов, шифратораторов. 2 Литература:

Подробнее

Лабораторная работа 9 Моделирование комбинационных устройств

Лабораторная работа 9 Моделирование комбинационных устройств Лабораторная работа 9 Моделирование комбинационных устройств Цель работы изучение форм представления чисел в цифровых устройствах и исследование схем комбинационных цифровых устройств дешифраторов, мультиплексоров

Подробнее

ЛАБОРАТОРНАЯ РАБОТА 5. «Исследование работы триггеров и цифровых устройств, работающих на их основе»

ЛАБОРАТОРНАЯ РАБОТА 5. «Исследование работы триггеров и цифровых устройств, работающих на их основе» ЛАБОРАТОРНАЯ РАБОТА 5 «Исследование работы триггеров и цифровых устройств, работающих на их основе» 1 Цель работы: 1.1 Изучить функционирования RS, JK, T и D триггеров; 1.2 Приобрести навыки моделирования

Подробнее

«ЛОГИКА-М» Учебно-лабораторный стенд. Техническое описание и инструкция по эксплуатации

«ЛОГИКА-М» Учебно-лабораторный стенд. Техническое описание и инструкция по эксплуатации «ЛОГИКА-М» Учебно-лабораторный стенд Техническое описание и инструкция по эксплуатации Содержание стр. 1. Назначение... 2 2. Технические характеристики... 2 3. Конструкция стенда... 3 4. Лабораторная работа

Подробнее

Лекция 30. КОМБИНАЦИОННЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. План

Лекция 30. КОМБИНАЦИОННЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. План 3 Лекция 3. КОМБИНАЦИОННЫЕ ЦИФРОВЫЕ УСТРОЙСТВА План. Шифраторы, дешифраторы и преобразователи кодов.. Мультиплексоры и демультиплексоры. 3. Сумматоры.. Выводы.. Шифраторы, дешифраторы и преобразователи

Подробнее

Работа 8. Исследование мультиплексоров

Работа 8. Исследование мультиплексоров Работа 8. Исследование мультиплексоров Цель работы: изучение принципов построения, практического применения и экспериментального исследования мультиплексоров Продолжительность работы 4 часа. Самостоятельная

Подробнее

Лабораторная работа 2 Шифраторы и дешифраторы

Лабораторная работа 2 Шифраторы и дешифраторы Лабораторная работа 2 Шифраторы и дешифраторы Используя простейшие логические элементы, можно сконструировать более сложные устройства, реализующие соответствующие функции. Такими устройствами являются,

Подробнее

Регистры и счетчики, их принципы построения, функционирования

Регистры и счетчики, их принципы построения, функционирования Лабораторная работа 5 Регистры и счетчики, их принципы построения, функционирования 1 Цель работы: 1.1 Ознакомление с устройством и функционированием регистров и регистровой памяти. 1.2 Изучение принципов

Подробнее

Комбинационные устройства

Комбинационные устройства Комбинационные устройства Электроника и МПТ Комбинационные устройства электронные схемы, выходной сигнал которых зависит от комбинации входных сигналов. Любое изменение входного сигнала влечет изменение

Подробнее

Моделирование счетчиков импульсов Цель работы Рабочее задание 1 Домашнее задание 2 Экспериментальная часть

Моделирование счетчиков импульсов Цель работы Рабочее задание 1 Домашнее задание 2 Экспериментальная часть Лабораторная работа 11 Моделирование счетчиков импульсов Цель работы изучение структуры и исследование работы суммирующих и вычитающих двоичных счетчиков, а также счетчиков с коэффициентом пересчета, отличным

Подробнее

«Схемотехническое проектирование средств ВТ»

«Схемотехническое проектирование средств ВТ» ДОНСКОЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ УПРАВЛЕНИЕ ДИСТАНЦИОННОГО ОБУЧЕНИЯ И ПОВЫШЕНИЯ КВАЛИФИКАЦИИ Кафедра «Информационные системы в строительстве» Сборник задач к проведению лабораторных занятий

Подробнее

МЕТОДИЧНІ ВКАЗІВКИ «АРХІТЕКТУРА КОМП ЮТЕРІВ»

МЕТОДИЧНІ ВКАЗІВКИ «АРХІТЕКТУРА КОМП ЮТЕРІВ» МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ НАЦІОНАЛЬНА МЕТАЛУРГІЙНА АКАДЕМІЯ УКРАЇНИ МЕТОДИЧНІ ВКАЗІВКИ до виконання лабораторних робіт та практичних занять з дисципліни «АРХІТЕКТУРА КОМП ЮТЕРІВ» для студентів

Подробнее

Программирование в LabVIEW основных элементов устройств с использованием отладочных средств NI Digital Electronics FPGA Board

Программирование в LabVIEW основных элементов устройств с использованием отладочных средств NI Digital Electronics FPGA Board Министерство образования и науки РФ Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования Нижегородский государственный технический университет им. Р.Е.

Подробнее

3. Распределение оценивания результатов обучения по видам контроля. Наименование элемента умений или знаний

3. Распределение оценивания результатов обучения по видам контроля. Наименование элемента умений или знаний 1. Общие положения Контрольно-оценочные средства (КОС) предназначены для контроля и оценки образовательных достижений обучающихся, освоивших программу учебной дисциплины Цнфровая схемотехника. КОС включают

Подробнее

1.5 Разработать и начертить схему электрическую функциональную. и временную диаграмму четырехразрядного параллельного регистра на базе

1.5 Разработать и начертить схему электрическую функциональную. и временную диаграмму четырехразрядного параллельного регистра на базе Лабораторная работа 10 Моделирование триггеров и регистров Цель работы приобретение практических навыков построения и исследования различных типов триггеров и регистров. Рабочее задание 1 Домашнее задание

Подробнее

Работа 3. ИССЛЕДОВАНИЕ ДЕШИФРАТОРОВ

Работа 3. ИССЛЕДОВАНИЕ ДЕШИФРАТОРОВ Работа ИССЛЕДОВАНИЕ ДЕШИФРАТОРОВ Цель работы: изучение принципов построения и методов синтеза дешифраторов; макетирование и экспериментальное исследование дешифраторов В процессе самостоятельной подготовки

Подробнее

34 Лабораторная работа Краткое описание программы

34 Лабораторная работа Краткое описание программы Назначение программы 34 1. Краткое описание программы Программа Electronics Workbench предназначена для моделирования электронных схем (аналоговых и цифровых) и позволяет изображать схемы на экране и моделировать

Подробнее

Контрольное задание. В зависимости от выданного варианта Вам необходимо построить КЛС дешифратора, шифратора, мультиплексора или сумматора.

Контрольное задание. В зависимости от выданного варианта Вам необходимо построить КЛС дешифратора, шифратора, мультиплексора или сумматора. Контрольное задание В зависимости от выданного варианта Вам необходимо построить КЛС дешифратора, шифратора, мультиплексора или сумматора. Вариант 7 в десятичное : «7» 7 «7» 7 0 0 0 0 0 0 0 5 0 0 0 0 0

Подробнее

ОРГАНИЗАЦИЯ И ФУНКЦИОНИРОВАНИЕ ЭВМ

ОРГАНИЗАЦИЯ И ФУНКЦИОНИРОВАНИЕ ЭВМ МИНИСТЕРСТВО ОБРАЗОВАНИЯ РЕСПУБЛИКИ БЕЛАРУСЬ 62 стр. 49 рис. УЧРЕЖДЕНИЕ ОБРАЗОВАНИЯ «БАРАНОВИЧСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ» ОРГАНИЗАЦИЯ И ФУНКЦИОНИРОВАНИЕ ЭВМ Задания и методические указания по выполнению

Подробнее

Лекция 15 ЦИФРОВЫЕ УСТРОЙСТВА КОМБИНАЦИОННОГО ТИПА. План

Лекция 15 ЦИФРОВЫЕ УСТРОЙСТВА КОМБИНАЦИОННОГО ТИПА. План 5 Лекция 5 ЦИФРОВЫ УСТРОЙСТВА КОМБИНАЦИОННОГО ТИПА План. Шифраторы, дешифраторы и преобразователи кодов.. Мультиплексоры и демультиплексоры.. Сумматоры.. Шифраторы, дешифраторы и преобразователи кодов

Подробнее

II. Комбинационные логические устройства

II. Комбинационные логические устройства II. Комбинационные логические устройства Комбинационная схема логическая схема, сигнал на выходе которой определяется только уровнями сигналов на ее входах. Такой подход построения схем называется комбинационной

Подробнее

СБОРНИК ЛАБОРАТОРНЫХ РАБОТ

СБОРНИК ЛАБОРАТОРНЫХ РАБОТ МИНИСТЕРСТВО ОБРАЗОВАНИЯ РОССИЙСКОЙ ФЕДЕРАЦИИ Лукьяненко Е.Б. КАФЕДРА КОНСТРУИРОВАНИЯ ЭЛЕКТРОННЫХ СРЕДСТВ СБОРНИК ЛАБОРАТОРНЫХ РАБОТ «Комбинационные и последовательностные цифровые схемы» ч. ФЭП по курсам

Подробнее

Лабораторная работа 7 Проектирование шифраторов и дешифраторов

Лабораторная работа 7 Проектирование шифраторов и дешифраторов Лабораторная работа 7 Проектирование шифраторов и дешифраторов Цель работы: получение навыков проектирования шифраторов и дешифраторов на языке описания аппаратуры. Содержание: Краткие теоретические сведения...

Подробнее

КОНТРОЛЬНАЯ РАБОТА 2 ПО УЧЕБНОЙ ДИСЦИПЛИНЕ СХЕМОТЕХНИКА ТЕЛЕКОММУНИКАЦИОННЫХ УСТРОЙСТВ. по направлению подготовки:

КОНТРОЛЬНАЯ РАБОТА 2 ПО УЧЕБНОЙ ДИСЦИПЛИНЕ СХЕМОТЕХНИКА ТЕЛЕКОММУНИКАЦИОННЫХ УСТРОЙСТВ. по направлению подготовки: Федеральное агентство связи Федеральное государственное образовательное бюджетное учреждение высшего профессионального образования «Поволжский государственный университет телекоммуникаций и информатики»

Подробнее

Комбинационные и последовательные узлы цифровых систем.

Комбинационные и последовательные узлы цифровых систем. Казанский государственный технический университет им. А.Н. Туполева Кафедра радиоэлектронных и телекоммуникационных систем Щербакова Т.Ф., Култынов Ю.И. Комбинационные и последовательные узлы цифровых

Подробнее

ВОПРОСЫ к экзамену по дисциплине «Архитектура компьютеров и вычислительных систем» для студентов специальности ИСиТ (в экономике) ( уч.г.

ВОПРОСЫ к экзамену по дисциплине «Архитектура компьютеров и вычислительных систем» для студентов специальности ИСиТ (в экономике) ( уч.г. ВОПРОСЫ к экзамену по дисциплине «Архитектура компьютеров и вычислительных систем» для студентов специальности ИСиТ (в экономике) (2011-2012 уч.г.) 1. ПОНЯТИЕ АРХИТЕКТУРЫ 1. Какими взаимосвязанными компонентами

Подробнее

Лекция 3. Логические основы ЭВМ, элементы и узлы.

Лекция 3. Логические основы ЭВМ, элементы и узлы. АРХИТЕКТУРА ЭВМ И ВЫЧИСЛИТЕЛЬНЫХ СИСТЕМ Лекция 3. Логические основы ЭВМ, элементы и узлы. Преподаватель Цвелой Владимир Андреевич ЦЕЛЬ: ИЗУЧИТЬ ОСНОВНЫЕ ОПЕРАЦИИ АЛГЕБРЫ ЛОГИКИ, ОСНОВЫ ПОСТРОЕНИЯ КОМБИНАЦИОННЫХ

Подробнее

13.3. ДВОИЧНЫЕ СЧЕТЧИКИ ИМПУЛЬСОВ

13.3. ДВОИЧНЫЕ СЧЕТЧИКИ ИМПУЛЬСОВ 13.3. ДВОИЧНЫЕ СЧЕТЧИКИ ИМПУЛЬСОВ Счетчиком импульсов называют устройство, предназначенное для подсчета числа импульсов, поступающих на его вход, и хранения результата счета в виде кода. Счетчики импульсов

Подробнее

АКВТ ЛР Данные даны в 10 с/с. Рис. 1.

АКВТ ЛР Данные даны в 10 с/с. Рис. 1. 1. ЦЕЛЬ РАБОТЫ 1.1. Изучить функциональные и электрические характеристики дешифраторов на ИМС К 155 ИД4; К 155 ИД7; 1.2. Получить практические навыки по исследованию работы ИМС дешифраторов путем подачи

Подробнее

Работа 7. Исследование синхронных счетчиков

Работа 7. Исследование синхронных счетчиков Работа. Исследование синхронных счетчиков Цель работы изучение принципов построения счетчиков, овладение методом синтеза синхронных счетчиков, экспериментальная оценка динамических параметров счетчиков,

Подробнее

Таблица 6.13 Адресные входы. Стробирующий сигнал. Выход

Таблица 6.13 Адресные входы. Стробирующий сигнал. Выход МУЛЬТИПЛЕКСОРЫ/ ДЕМУЛЬТИПЛЕКСОРЫ. Мультиплексоры. Назначение и принцип работы. Мультиплексор является устройством, которое осуществляет выборку одного из нескольких входов и подключает его к своему выходу.

Подробнее

Проектирование и исследование комбинационных схем в оболочке MultiSim

Проектирование и исследование комбинационных схем в оболочке MultiSim МИНОБРНАУКИ РОССИИ ФГБОУ ВПО «Уральский государственный лесотехнический университет» Кафедра автоматизации производственных процессов Ордуянц Г.Г. Тойбич В.Я. Проектирование и исследование комбинационных

Подробнее

МЕТОДИЧЕСКИЕ УКАЗАНИЯ к лабораторным работам по дисциплинам «Вычислительная техника», «Схемотехника», «Электроника и микросхемотехника»

МЕТОДИЧЕСКИЕ УКАЗАНИЯ к лабораторным работам по дисциплинам «Вычислительная техника», «Схемотехника», «Электроника и микросхемотехника» Министерство образования Российской Федерации ОРЕНБУРГСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ Кафедра приборостроения Е. А. Корнев МЕТОДИЧЕСКИЕ УКАЗАНИЯ к лабораторным работам по дисциплинам «Вычислительная техника»,

Подробнее

Работа 1. Синхронные одноступенчатые триггеры со статическим и динамическим управлением записью

Работа 1. Синхронные одноступенчатые триггеры со статическим и динамическим управлением записью Работа. Синхронные одноступенчатые триггеры со статическим и динамическим управлением записью Цель работы изучить схемы асинхронного -триггера, который является запоминающей ячейкой всех типов триггеров,

Подробнее

Ввод и вывод информации через параллельные порты

Ввод и вывод информации через параллельные порты Ввод и вывод информации через параллельные порты Методическое указание к лабораторной работе Краткие теоретические сведения: Устройство параллельных портов микроконтроллера o Подключение внешних устройств

Подробнее

Оглавление Введение...3 Глава 1. Электрические цепи постоянного тока Основные определения Источник э.д.с. и источник тока

Оглавление Введение...3 Глава 1. Электрические цепи постоянного тока Основные определения Источник э.д.с. и источник тока Оглавление Введение...3 Глава 1. Электрические цепи постоянного тока...5 1.1. Основные определения...5 1.2. Источник э.д.с. и источник тока...6 1.3. Разветвленные и неразветвленные электрические цепи...9

Подробнее

Лабораторные работы по курсу «Архитектура ЭВМ и систем»

Лабораторные работы по курсу «Архитектура ЭВМ и систем» Лабораторные работы по курсу «Архитектура ЭВМ и систем» История изменений Дата Версия Описание Пункты 10.09.13 5.0 2-ая работа включает дешифратор и мультиплексор 3-ая работа реализация логической функции

Подробнее

Компьютерные сети

Компьютерные сети ДЕПАРТАМЕНТ ОБРАЗОВАНИЯ ГОРОДА МОСКВА ГОСУДАРСТВЕННОЕ БЮДЖЕТНОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ СРЕДНЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ ГОРОДА МОСКВЫ КОЛЛЕДЖ СВЯЗИ 54 РАБОЧАЯ ПРОГРАММА УЧЕБНОЙ ДИСЦИПЛИНЫ ОП.

Подробнее

Тема 5. И.В. Музылёва Каскадное соединение дешифраторов ЭЛЕМЕНТЫ СИСТЕМ АВТОМАТИКИ. Правила каскадного соединения дешифраторов

Тема 5. И.В. Музылёва Каскадное соединение дешифраторов ЭЛЕМЕНТЫ СИСТЕМ АВТОМАТИКИ. Правила каскадного соединения дешифраторов ЭЛМНТЫ СИСТМ АВТОМАТИКИ Тема Каскадное соединение дешифраторов И.В. Музылёва Правила каскадного соединения дешифраторов http://cifra.studentmiv.ru Необходимость каскадного соединения нескольких дешифраторов

Подробнее

Дисциплина «Микроэлектроника»

Дисциплина «Микроэлектроника» Дисциплина «Микроэлектроника» ТЕМА: «Цифровые микроэлектронные устройства последовательностного типа». Часть 2. Легостаев Николай Степанович, профессор кафедры «Промышленная электроника» Содержание Регистры.

Подробнее

Простейшие преобразователи информации

Простейшие преобразователи информации 1 Простейшие преобразователи информации Математическая логика с развитием вычислительных машин оказалась в тесной взаимосвязи с вычислительной математикой, со всеми вопросами конструирования и программирования

Подробнее

ПРЕДИСЛОВИЕ... 3 Введение ЭЛЕМЕНТЫ ЭЛЕКТРОННЫХ СХЕМ Полупроводниковые диоды Краткое описание полупроводниковых

ПРЕДИСЛОВИЕ... 3 Введение ЭЛЕМЕНТЫ ЭЛЕКТРОННЫХ СХЕМ Полупроводниковые диоды Краткое описание полупроводниковых ПРЕДИСЛОВИЕ... 3 Введение... 6 1. ЭЛЕМЕНТЫ ЭЛЕКТРОННЫХ СХЕМ... 11 1.1. Полупроводниковые диоды... 11 1.1.1. Краткое описание полупроводниковых материал о к... 11 1.1.2. Устройство и основные физические

Подробнее

Вариант 1. = 1 у. Вариант 2

Вариант 1. = 1 у. Вариант 2 Вариант. Перевести десятичное число 30 в двоичный и шестнадцатеричный коды с проверкой. реализующей сложную функцию У.Разработать электрическую принципиальную = у 3. Асинхронный R-S триггер, принцип работы

Подробнее

1. ЦЕЛЬ РАБОТЫ 2. ПРИБОРЫ И ОБОРУДОВАНИЕ

1. ЦЕЛЬ РАБОТЫ 2. ПРИБОРЫ И ОБОРУДОВАНИЕ 1. ЦЕЛЬ РАБОТЫ 1.1. Изучить функциональные и электрические характеристики полупроводниковых ПЗУ на ИМС К155ПР6, К155ПР7. 1.2. Получить практические навыки по исследованию работы ИМС ПЗУ К155ПР6, К155ПР7

Подробнее

ИССЛЕДОВАНИЕ ЦИФРОВЫХ АВТОМАТОВ С ПАМЯТЬЮ

ИССЛЕДОВАНИЕ ЦИФРОВЫХ АВТОМАТОВ С ПАМЯТЬЮ 1 Министерство образования и науки Российской Федерации Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования «Владимирский государственный университет

Подробнее

«Исследование регистров»

«Исследование регистров» «Исследование регистров» В наших работах будем использовать виртуальный генератора слова. Внешний вид виртуального генератора слова и лицевая панель приведены на рис. 1. Генератор (его еще кодовым генератором)

Подробнее

Работа 5. Исследование регистров Теоретические сведения

Работа 5. Исследование регистров Теоретические сведения Работа 5. Исследование регистров Цель работы изучение принципов построения регистров сдвига, способов преобразования параллельного кода в последовательный и обратно, сборка схем регистров сдвига и их экспериментальное

Подробнее

4. Планируемые результаты обучения по дисциплине (модулю) Формируемые компетенции

4. Планируемые результаты обучения по дисциплине (модулю) Формируемые компетенции I. Аннотация 1. Цель и задачи дисциплины (модуля) Целью освоения дисциплины является: изучение принципов организации цифровых устройств. Задачами освоения дисциплины являются: привить знания о функционировании

Подробнее

Используемое оборудование и средства: персональный компьютер, программа Electronics Workbench.

Используемое оборудование и средства: персональный компьютер, программа Electronics Workbench. Цель работы: изучение принципов построения и электрических схем электронных цифроаналоговых преобразователей (ЦАП), исследование электронных моделей ЦАП. Используемое оборудование и средства: персональный

Подробнее

Инвертирующий усилитель на основе ОУ

Инвертирующий усилитель на основе ОУ СОДЕРЖАНИЕ ПРЕДИСЛОВИЕ... 3 Введение... 6 1. ЭЛЕМЕНТЫ ЭЛЕКТРОННЫХ СХЕМ.........:.. 41 1.1. Полупроводниковые диоды... И 1.1.1. Краткое описание полупроводниковых материалов... 11 1.1.2. Устройство и основные

Подробнее

ИНСТИТУТ ФИЗИКИ КАФЕДРА РАДИОЭЛЕКТРОНИКИ. Направление: радиофизика ВЫПУСКНАЯ КВАЛИФИКАЦИОННАЯ РАБОТА. (Бакалаврская работа)

ИНСТИТУТ ФИЗИКИ КАФЕДРА РАДИОЭЛЕКТРОНИКИ. Направление: радиофизика ВЫПУСКНАЯ КВАЛИФИКАЦИОННАЯ РАБОТА. (Бакалаврская работа) Министерство образования и науки Российской Федерации Федеральное государственное автономное образовательное учреждение высшего профессионального образования «Казанский (Приволжский) федеральный университет»

Подробнее

Синтез и моделирование цифровых узлов

Синтез и моделирование цифровых узлов МИНОБРНАУКИ РОССИИ Государственное образовательное учреждение высшего профессионального образования Ухтинский государственный технический университет (УГТУ) Синтез и моделирование цифровых узлов Методические

Подробнее

Контрольная работа по электротехнике.

Контрольная работа по электротехнике. Государственное образовательное учреждение высшего профессионального образования Московский государственный индустриального университета Кировский филиал Контрольная работа по электротехнике. В процессе

Подробнее

Логический элемент это часть электронной логичеcкой схемы, которая реализует элементарную логическую функцию.

Логический элемент это часть электронной логичеcкой схемы, которая реализует элементарную логическую функцию. 3. Элементы схемотехники. Логические схемы Цели: - познакомиться с элементами и принципами построения логических схем; - закрепить понимание основных законов алгебры логики; - учиться упрощать логические

Подробнее

Лабораторная работа 3 Схемы на D-триггерах

Лабораторная работа 3 Схемы на D-триггерах Лабораторная работа 3 Схемы на D-триггерах Кафедра ВС СибГУТИ 2012 год Содержание 1. Цели работы:... 3 2. Триггер в счѐтном режиме... 3 3. Делитель... 3 4. Распределитель импульсов... 4 5. Описание микросхем

Подробнее

Преобразователь двоичного кода целых чисел в двоично-десятичный код последовательностного типа

Преобразователь двоичного кода целых чисел в двоично-десятичный код последовательностного типа УДК 004.312.26 Преобразователь двоичного кода целых чисел в двоично-десятичный код последовательностного типа Целовальникова О.А.,студент Россия, 105005, г. Москва, МГТУ. им. Н.Э. Баумана, кафедра «Компьютерные

Подробнее

Рис. 2. Примеры микросхем дешифраторов

Рис. 2. Примеры микросхем дешифраторов Лабораторная работа 8. Дешифраторы. Часть 2. Функции дешифраторов и шифраторов понятны из их названий. Дешифратор преобразует входной двоичный код в номер выходного сигнала (дешифрирует код), а шифратор

Подробнее

Содержание Предисловие... 8 Сокращения терминов, аббревиатуры Введение...13 Тема 1. Полупроводниковые приборы... 17

Содержание Предисловие... 8 Сокращения терминов, аббревиатуры Введение...13 Тема 1. Полупроводниковые приборы... 17 Содержание Предисловие... 8 Сокращения терминов, аббревиатуры...10 Введение...13 Тема 1. Полупроводниковые приборы...17 1.1. Электронно-дырочный переход...17 1.2. Диоды и их свойства...19 1.3. Разновидности

Подробнее

Комбинационные и последовательные схемы

Комбинационные и последовательные схемы Федеральное агентство по образованию Государственное образовательное учреждение высшего профессионального образования Ухтинский государственный технический университет Комбинационные и последовательные

Подробнее

ООО «Электронные приборы и устройства» МУК-МП1 Применение микроконтроллеров

ООО «Электронные приборы и устройства» МУК-МП1 Применение микроконтроллеров ГОУ ВПО «Новосибирский государственный технический университет» ООО «Электронные приборы и устройства» МУК-МП1 Применение микроконтроллеров 4 КОМПЛЕКС ЛАБОРАТОРНЫХ РАБОТ 4.4 Лабораторная работа 4. «Работа

Подробнее

ИССЛЕДОВАНИЕ РЕГИСТРОВ

ИССЛЕДОВАНИЕ РЕГИСТРОВ Министерство образования и науки Российской Федерации Федеральное агентство по образованию Саратовский Государственный Технический Университет ИССЛЕДОВАНИЕ РЕГИСТРОВ Методические указания к выполнению

Подробнее

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ САНКТ-ПЕТЕРБУРГСКИЙ НАЦИОНАЛЬНЫЙ ИССЛЕДОВАТЕЛЬСКИЙ УНИВЕРСИТЕТ ИНФОРМАЦИОННЫХ ТЕХНОЛОГИЙ, МЕХАНИКИ И ОПТИКИ Б. И. Григорьев ЭЛЕМЕНТНАЯ БАЗА И УСТРОЙСТВА

Подробнее

МЕТОДИЧЕСКИЕ УКАЗАНИЯ по проведению практического занятия 9 Тема занятия: МОДЕЛИРОВАНИЕ АНАЛОГО-ЦИФРОВЫХ ПРЕОБРАЗОВАТЕЛЕЙ

МЕТОДИЧЕСКИЕ УКАЗАНИЯ по проведению практического занятия 9 Тема занятия: МОДЕЛИРОВАНИЕ АНАЛОГО-ЦИФРОВЫХ ПРЕОБРАЗОВАТЕЛЕЙ МЕТОДИЧЕСКИЕ УКАЗАНИЯ по проведению практического занятия 9 Тема занятия: МОДЕЛИРОВАНИЕ АНАЛОГО-ЦИФРОВЫХ ПРЕОБРАЗОВАТЕЛЕЙ 9.1. Основные сведения об аналогово-цифровых преобразователях (АЦП) АЦП предназначен

Подробнее

ЦИФРОВЫЕ УСТРОЙСТВА. УЧЕБНЫЙ ЛАБОРАТОРНЫЙ СТЕНД НА ПЛИС

ЦИФРОВЫЕ УСТРОЙСТВА. УЧЕБНЫЙ ЛАБОРАТОРНЫЙ СТЕНД НА ПЛИС МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ федеральное государственное бюджетное образовательное учреждение высшего профессионального образования «УЛЬЯНОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ»

Подробнее

Лабораторная работа 6 Проектирование сумматора

Лабораторная работа 6 Проектирование сумматора Лабораторная работа 6 Проектирование сумматора Цель работы: получение навыков проектирования сумматоров на уровне регистровых передач и с использованием поведенческой модели на языке описания аппаратуры.

Подробнее

Работа 2. СИНХРОННЫЕ ДВУХСТУПЕНЧАТЫЕ ТРИГГЕРЫ. 1.Структура и принцип действия cинхронных двухступенчатых триггеров

Работа 2. СИНХРОННЫЕ ДВУХСТУПЕНЧАТЫЕ ТРИГГЕРЫ. 1.Структура и принцип действия cинхронных двухступенчатых триггеров Работа. СИНХРОННЫЕ ДВУХСТУПЕНЧАТЫЕ ТРИГГЕРЫ Цель работы изучение принципов построения и схем, статических и динамических режимов работы синхронных двухступенчатых триггеров. Продолжительность работы часа..структура

Подробнее

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ГОСУДАРСТВЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ГОСУДАРСТВЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ ГОСУДАРСТВЕННОЕ ОБРАЗОВАТЕЛЬНОЕ УЧРЕЖДЕНИЕ ВЫСШЕГО ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ ВЯТСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ Факультет автоматики и вычислительной техники Кафедра

Подробнее

СОДЕРЖАНИЕ. стр. 1. ПАСПОРТ РАБОЧЕЙ ПРОГРАММЫ УЧЕБНОЙ ДИСЦИПЛИНЫ 4 2. СТРУКТУРА И СОДЕРЖАНИЕ УЧЕБНОЙ ДИСЦИПЛИНЫ 6

СОДЕРЖАНИЕ. стр. 1. ПАСПОРТ РАБОЧЕЙ ПРОГРАММЫ УЧЕБНОЙ ДИСЦИПЛИНЫ 4 2. СТРУКТУРА И СОДЕРЖАНИЕ УЧЕБНОЙ ДИСЦИПЛИНЫ 6 СОДЕРЖАНИЕ стр. 1. ПАСПОРТ РАБОЧЕЙ ПРОГРАММЫ УЧЕБНОЙ ДИСЦИПЛИНЫ 4 2. СТРУКТУРА И СОДЕРЖАНИЕ УЧЕБНОЙ ДИСЦИПЛИНЫ 6 3. УСЛОВИЯ РЕАЛИЗАЦИИ РАБОЧЕЙ ПРОГРАММЫ И УЧЕБНОЙ ДИСЦИПЛИНЫ 11 4. КОНТРОЛЬ И ОЦЕНКА РЕЗУЛЬТАТОВ

Подробнее

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ. Государственное образовательное учреждение высшего профессионального образования

ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ. Государственное образовательное учреждение высшего профессионального образования ФЕДЕРАЛЬНОЕ АГЕНТСТВО ПО ОБРАЗОВАНИЮ Государственное образовательное учреждение высшего профессионального образования «Ульяновский государственный технический университет» ЦИФРОВЫЕ УСТРОЙСТВА Методические

Подробнее

Архитектура компьютерных систем_сагитова Гульсим Кадыровна

Архитектура компьютерных систем_сагитова Гульсим Кадыровна Архитектура компьютерных систем_сагитова Гульсим Кадыровна 1Представьте восьмеричное число 0,0054 в формате с плавающей запятой 2Число представлено в двоичной системе счисления 101,01 - переведите в десятичную

Подробнее

Получение навыков измерения угла фазового сдвига, знакомство с устройством и характеристиками цифрового фазометра.

Получение навыков измерения угла фазового сдвига, знакомство с устройством и характеристиками цифрового фазометра. Работа 15 Измерение угла фазового сдвига 1 ЦЕЛЬ РАБОТЫ 1 Получение навыков измерения угла фазового сдвига, знакомство с устройством и характеристиками цифрового фазометра. 2 СВЕДЕНИЯ, НЕОБХОДИМЫЕ ДЛЯ ВЫПОЛНЕНИЯ

Подробнее

Тема 1. Структурная схема микроэвм основные блоки и взаимодействие между ними. Назначение выводов, структурная схема МП КР580ВМ80

Тема 1. Структурная схема микроэвм основные блоки и взаимодействие между ними. Назначение выводов, структурная схема МП КР580ВМ80 Тема 1 Структурная схема микроэвм основные блоки и взаимодействие между ними. Назначение выводов, структурная схема МП КР580ВМ80 Структурная схема микроэвм МикроЭВМ состоит из следующих основных блоков

Подробнее

Глава 2 КОМПЬЮТЕР Логические основы компьютера Логические элементы и переключательные схемы

Глава 2 КОМПЬЮТЕР Логические основы компьютера Логические элементы и переключательные схемы Глава 2 КОМПЬЮТЕР 2.1. Логические основы компьютера 2.1.1. Логические элементы и переключательные схемы В параграфе 1.6.3 описан способ представления логических формул в виде схем, в которых используются

Подробнее

ЛАБОРАТОРНАЯ РАБОТА «ОСНОВЫ ЦИФРОВОЙ ТЕХНИКИ» Рис. 1. Общий вид лабораторного стенда

ЛАБОРАТОРНАЯ РАБОТА «ОСНОВЫ ЦИФРОВОЙ ТЕХНИКИ» Рис. 1. Общий вид лабораторного стенда ЛАБОРАТОРНАЯ РАБОТА «ОСНОВЫ ЦИФРОВОЙ ТЕХНИКИ» Рис. 1. Общий вид лабораторного стенда 1 Работа 1 ИССЛЕДОВАНИЕ ГЕНЕРАТОРОВ ПРЯМОУГОЛЬНЫХ ИМПУЛЬСОВ 1. Цель работы Ознакомление с основными функциями и тестирование

Подробнее

Времяимпульсное кодирование в телеуправлении.

Времяимпульсное кодирование в телеуправлении. Времяимпульсное кодирование в телеуправлении. В системах телеуправления обычно важны массогабаритные свойства как передатчика, так и приемника. С целью улучшения этих показателей автором была разработана

Подробнее

Исследование логики работы. логических элементов

Исследование логики работы. логических элементов 16 Исследование логики работы логических элементов Цель работы Ц елью работы является закрепление знаний основ алгебры логики и получение навыков в исследовании логических элементов и соединении их в простейшие

Подробнее

Лабораторная работа 8 Моделирование простейших логических схем

Лабораторная работа 8 Моделирование простейших логических схем Лабораторная работа 8 Моделирование простейших логических схем Цель работы моделирование логических функций при помощи логических элементов. Рабочее задание Домашнее задание. В соответствии с заданным

Подробнее

РАБОЧАЯ ПРОГРАММА. учебной дисциплины «ОП.03. Основы электроники и цифровой схемотехники»

РАБОЧАЯ ПРОГРАММА. учебной дисциплины «ОП.03. Основы электроники и цифровой схемотехники» ДЕПАРТАМЕНТ ОБРАЗОВАНИЯ ГОРОДА МОСКВЫ Государственное бюджетное профессиональное образовательное учреждение города Москвы «Технологический колледж 1» (ГБПОУ ТК 1) РАБОЧАЯ ПРОГРАММА учебной дисциплины «ОП.03.

Подробнее

МОДЕЛИРОВАНИЕ УСТРОЙСТВА КОНТРОЛЯ ЧЕТНОСТИ

МОДЕЛИРОВАНИЕ УСТРОЙСТВА КОНТРОЛЯ ЧЕТНОСТИ Министерство образования и науки РФ Федеральное агентство по образованию Саратовский государственный технический университет МОДЕЛИРОВАНИЕ УСТРОЙСТВА КОНТРОЛЯ ЧЕТНОСТИ Методические указания и задания к

Подробнее

МИНИСТЕРСТВО ТРАНСПОРТА РФ ГОСУДАРСТВЕННАЯ СЛУЖБА ГРАЖДАНСКОЙ АВИАЦИИ МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ

МИНИСТЕРСТВО ТРАНСПОРТА РФ ГОСУДАРСТВЕННАЯ СЛУЖБА ГРАЖДАНСКОЙ АВИАЦИИ МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ МИНИСТЕРСТВО ТРАНСПОРТА РФ ГОСУДАРСТВЕННАЯ СЛУЖБА ГРАЖДАНСКОЙ АВИАЦИИ МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ Кафедра вычислительных машин, комплексов, систем и сетей Курсовая

Подробнее

2. СТРУКТУРА И ОБЪЕМ ДИСЦИПЛИНЫ

2. СТРУКТУРА И ОБЪЕМ ДИСЦИПЛИНЫ Рабочая программа дисциплины «Основы микроэлектроники» составлена в соответствии с требованиями к обязательному минимуму содержания основной образовательной программы подготовки математиков с дополнительной

Подробнее

Лабораторная работа 3

Лабораторная работа 3 Помехоустойчивый код Хэмминга Лабораторная работа 3 Помехоустойчивый код Хэмминга. Цель работы Изучить принципы помехоустойчивого кодирования, получить навыки моделирования помехоустойчивых кодов с помощью

Подробнее

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ ФЕДЕРАЦИИ Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования «НАЦИОНАЛЬНЫЙ ИССЛЕДОВАТЕЛЬСКИЙ ТОМСКИЙ ПОЛИТЕХНИЧЕСКИЙ

Подробнее

13.2. РЕГИСТРЫ. определяется типом используемых в регистре триггеров.

13.2. РЕГИСТРЫ. определяется типом используемых в регистре триггеров. 13.2. РЕГИСТРЫ Регистры это устройства, которые предназначены для приема, хранения и передачи информации, представленной в виде двоичного кода (слова). Каждому разряду двоичного кода соответствует определенный

Подробнее

ГБОУ СПО КК «Новороссийский колледж радиоэлектронного приборостроения» радиотехнических дисциплин Председатель А.В.Борисов 2012 г г.

ГБОУ СПО КК «Новороссийский колледж радиоэлектронного приборостроения» радиотехнических дисциплин Председатель А.В.Борисов 2012 г г. ГБОУ СПО КК «Новороссийский колледж радиоэлектронного приборостроения» СОГЛАСОВАНО: УТВЕРЖДАЮ: Цикловая комиссия специальных заместитель директора по радиотехнических дисциплин 210311 учебной работе Председатель

Подробнее

РЭЛ 9 ЦИФРОВЫЕ СХЕМЫ ПРАКТИКУМ ПО РАДИОЭЛЕКТРОНИКЕ. Лабораторная работа 9

РЭЛ 9 ЦИФРОВЫЕ СХЕМЫ ПРАКТИКУМ ПО РАДИОЭЛЕКТРОНИКЕ. Лабораторная работа 9 РЭЛ 9 ПРАКТИКУМ ПО РАДИОЭЛЕКТРОНИКЕ Лабораторная работа 9 ЦИФРОВЫЕ СХЕМЫ Новосибирск 207 МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РФ НОВОСИБИРСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ Физический факультет Кафедра радиофизики

Подробнее

ОРГАНИЗАЦИЯ И ФУНКЦИОНИРОВАНИЕ ЭВМ

ОРГАНИЗАЦИЯ И ФУНКЦИОНИРОВАНИЕ ЭВМ МИНИСТЕРСТВО ОБРАЗОВАНИЯ РЕСПУБЛИКИ БЕЛАРУСЬ 62 стр. 49 рис. УЧРЕЖДЕНИЕ ОБРАЗОВАНИЯ «БАРАНОВИЧСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ» ОРГАНИЗАЦИЯ И ФУНКЦИОНИРОВАНИЕ ЭВМ Задания и методические указания по выполнению

Подробнее

«КУБАНСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ»

«КУБАНСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ» Государственное образовательное учреждение высшего профессионального образования «КУБАНСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ» Физико-технический факультет Кафедра оптоэлектроники Методическое пособие к лабораторной

Подробнее

МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ. РАБОЧАЯ ПРОГРАММА Дисциплины СД 04 «Схемотехника, ч.2» Специальность

МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ. РАБОЧАЯ ПРОГРАММА Дисциплины СД 04 «Схемотехника, ч.2» Специальность МОСКОВСКИЙ ГОСУДАРСТВЕННЫЙ ТЕХНИЧЕСКИЙ УНИВЕРСИТЕТ ГРАЖДАНСКОЙ АВИАЦИИ «Утверждаю» Проректор по УМР В.В. Криницин «15» сентября 2006г. РАБОЧАЯ ПРОГРАММА Дисциплины СД 04 «Схемотехника, ч.2» Специальность

Подробнее

УЧЕБНАЯ МОДЕЛЬ ФУНКЦИОНИРОВАНИЯ СТАТИЧЕСКОГО ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

УЧЕБНАЯ МОДЕЛЬ ФУНКЦИОНИРОВАНИЯ СТАТИЧЕСКОГО ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА 66 УДК 681.3(075.3) УЧЕБНАЯ МОДЕЛЬ ФУНКЦИОНИРОВАНИЯ СТАТИЧЕСКОГО ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА М.В. Чаусов, С.С. Смирнов, С.М. Чаусова Ивановский государственный химико-технологический университет

Подробнее

ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. триггеры, регистры, счётчики, цифровые запоминающие устройства

ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ УСТРОЙСТВА. триггеры, регистры, счётчики, цифровые запоминающие устройства ПОСЛЕДОВАТЕЛЬНОСТНЫЕ ЦИФРОВЫЕ УСТРОЙСТВА триггеры, регистры, счётчики, цифровые запоминающие устройства Последовательностные цифровые устройства (ПЦУ) это цифровые устройства, у которых состояние выходов

Подробнее

АРХИТЕКТУРА ЭВМ, УЗЛЫ И ПОДСИСТЕМЫ

АРХИТЕКТУРА ЭВМ, УЗЛЫ И ПОДСИСТЕМЫ Министерство образования и науки Российской Федерации Федеральное агентство по образованию Южно-Уральский государственный университет Кафедра автоматики и управления 68.3(7) Г935 А.Е.Гудилин АРХИТЕКТУРА

Подробнее